]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
ColdFire: Multiple fixes for M5282EVB
authorTsiChung Liew <Tsi-Chung.Liew@freescale.com>
Mon, 11 Aug 2008 15:54:25 +0000 (15:54 +0000)
committerJohn Rigby <jrigby@freescale.com>
Thu, 14 Aug 2008 18:31:56 +0000 (12:31 -0600)
Incorrect CFG_HZ value, change 1000000 to 1000.
Rename #waring to #warning. RAMBAR1 uses twice
in start.S, rename the later to FLASHBAR. Insert
nop for DRAM setup. And, env_offset in linker file.

Signed-off-by: TsiChung Liew <Tsi-Chung.Liew@freescale.com>
board/freescale/m5282evb/m5282evb.c
board/freescale/m5282evb/u-boot.lds
cpu/mcf52x2/cpu_init.c
cpu/mcf52x2/start.S
include/configs/M5282EVB.h

index 50e5e77368651498f5209438bc4984d5505c6bba..31d69231a88633abc9892a0f07bdfa1bbde529d9 100644 (file)
@@ -51,6 +51,7 @@ phys_size_t initdram (int board_type)
                MCFSDRAMC_DCR = (0
                        | MCFSDRAMC_DCR_RTIM_6
                        | MCFSDRAMC_DCR_RC((15 * dramclk)>>4));
+               asm("nop");
 
                /* Initialize DACR0 */
                MCFSDRAMC_DACR0 = (0
@@ -58,14 +59,17 @@ phys_size_t initdram (int board_type)
                        | MCFSDRAMC_DACR_CASL(1)
                        | MCFSDRAMC_DACR_CBM(3)
                        | MCFSDRAMC_DACR_PS_32);
+               asm("nop");
 
                /* Initialize DMR0 */
                MCFSDRAMC_DMR0 = (0
                        | ((dramsize - 1) & 0xFFFC0000)
                        | MCFSDRAMC_DMR_V);
+               asm("nop");
 
                /* Set IP (bit 3) in DACR */
                MCFSDRAMC_DACR0 |= MCFSDRAMC_DACR_IP;
+               asm("nop");
 
                /* Wait 30ns to allow banks to precharge */
                for (i = 0; i < 5; i++) {
@@ -74,9 +78,11 @@ phys_size_t initdram (int board_type)
 
                /* Write to this block to initiate precharge */
                *(u32 *)(CFG_SDRAM_BASE) = 0xA5A59696;
+               asm("nop");
 
                /* Set RE (bit 15) in DACR */
                MCFSDRAMC_DACR0 |= MCFSDRAMC_DACR_RE;
+               asm("nop");
 
                /* Wait for at least 8 auto refresh cycles to occur */
                for (i = 0; i < 2000; i++) {
@@ -85,6 +91,7 @@ phys_size_t initdram (int board_type)
 
                /* Finish the configuration by issuing the IMRS. */
                MCFSDRAMC_DACR0 |= MCFSDRAMC_DACR_IMRS;
+               asm("nop");
 
                /* Write to the SDRAM Mode Register */
                *(u32 *)(CFG_SDRAM_BASE + 0x400) = 0xA5A59696;
index dd2666b764f16c0a38e035c4cdcb3a372ca112a0..96fde65382185655217693015c4bfb4f41f6c8ec 100644 (file)
@@ -60,9 +60,8 @@ SECTIONS
     lib_generic/string.o       (.text)
     lib_generic/vsprintf.o     (.text)
     lib_generic/crc32.o        (.text)
-    lib_generic/zlib.o (.text)
 
-/*    . = env_offset; */
+    . = env_offset;
     common/environment.o(.text)
 
     *(.text)
index 344bceeda10f1d38bc8e979097508b9793aa09d9..3cacb55f779f69fd05cd9f706ba96c8cfeffc9ec 100644 (file)
@@ -442,7 +442,7 @@ void cpu_init_f(void)
        MCFCSM_CSMR0 = MCFCSM_CSMR_BAM(CFG_CS0_SIZE - 1) | MCFCSM_CSMR_V;
 #endif
 #else
-#waring "Chip Select 0 are not initialized/used"
+#warning "Chip Select 0 are not initialized/used"
 #endif
 
 #if defined(CFG_CS1_BASE) & defined(CFG_CS1_SIZE) & \
index a05490432feaab50f8f8177dfa672fd3f5418615..2e8ecfbe68c0985426ca9f25a7e6733251cb94c3 100644 (file)
@@ -166,7 +166,7 @@ _after_flashbar_copy:
 #else
        /* Setup code to initialize FLASHBAR, if start from external Memory */
        move.l  #(CFG_INT_FLASH_BASE + CFG_INT_FLASH_ENABLE), %d0
-       movec   %d0, %RAMBAR1
+       movec   %d0, %FLASHBAR
 #endif /* (TEXT_BASE == CFG_INT_FLASH_BASE) */
 
 #endif
index c2c7fab732c6cd6138d2f63bb7186d7ad5efbcc5..279a12be7b0310fe0dcfd3d269ebe51bbb1f2543 100644 (file)
 #      define CONFIG_OVERWRITE_ETHADDR_ONCE
 #endif                         /* CONFIG_MCFFEC */
 
-#define CONFIG_HOSTNAME                M5272C3
+#define CONFIG_HOSTNAME                M5282EVB
 #define CONFIG_EXTRA_ENV_SETTINGS              \
        "netdev=eth0\0"                         \
        "loadaddr=10000\0"                      \
 #define CFG_MEMTEST_START      0x400
 #define CFG_MEMTEST_END                0x380000
 
-#define CFG_HZ                 1000000
+#define CFG_HZ                 1000
 #define        CFG_CLK                 64000000
 
 /* PLL Configuration: Ext Clock * 6 (see table 9-4 of MCF user manual) */