]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
net: dwc_eth_qos: Add i.MX8M Plus RMII support
authorMarek Vasut <marex@denx.de>
Mon, 6 Mar 2023 14:53:48 +0000 (15:53 +0100)
committerStefano Babic <sbabic@denx.de>
Thu, 30 Mar 2023 11:47:03 +0000 (13:47 +0200)
With DM clock support in place, it is easy to add RMII support into the
MAC driver. The RMII cannot operate at 1000 Mbps and at 100 and 10 Mbps
the clock frequency is 50 MHz and 5 MHz instead of 25 MHz and 2.5 MHz.

The board DT requires the following adjustments to EQoS node:
  phy-mode = "rmii";
  assigned-clock-parents = <&clk IMX8MP_SYS_PLL1_266M>,
   <&clk IMX8MP_SYS_PLL2_100M>,
   <&clk IMX8MP_SYS_PLL2_50M>;
  assigned-clock-rates = <0>, <100000000>, <50000000>;

Reviewed-by: Ramon Fried <rfried.dev@gmail.com>
Signed-off-by: Marek Vasut <marex@denx.de>
drivers/net/dwc_eth_qos_imx.c

index f5f3f2099f0bfe1d498ed1aec218b02311e44bc2..962c5373243dc6c6f221f4a2a02e1380251d5f1c 100644 (file)
@@ -179,21 +179,28 @@ static int eqos_set_tx_clk_speed_imx(struct udevice *dev)
 
        debug("%s(dev=%p):\n", __func__, dev);
 
-       switch (eqos->phy->speed) {
-       case SPEED_1000:
-               rate = 125 * 1000 * 1000;
-               break;
-       case SPEED_100:
-               rate = 25 * 1000 * 1000;
-               break;
-       case SPEED_10:
-               rate = 2.5 * 1000 * 1000;
-               break;
-       default:
+       if (eqos->phy->interface == PHY_INTERFACE_MODE_RMII)
+               rate = 5000;    /* 5000 kHz = 5 MHz */
+       else
+               rate = 2500;    /* 2500 kHz = 2.5 MHz */
+
+       if (eqos->phy->speed == SPEED_1000 &&
+           (eqos->phy->interface == PHY_INTERFACE_MODE_RGMII ||
+            eqos->phy->interface == PHY_INTERFACE_MODE_RGMII_ID ||
+            eqos->phy->interface == PHY_INTERFACE_MODE_RGMII_RXID ||
+            eqos->phy->interface == PHY_INTERFACE_MODE_RGMII_TXID)) {
+               rate *= 50;     /* Use 50x base rate i.e. 125 MHz */
+       } else if (eqos->phy->speed == SPEED_100) {
+               rate *= 10;     /* Use 10x base rate */
+       } else if (eqos->phy->speed == SPEED_10) {
+               rate *= 1;      /* Use base rate */
+       } else {
                pr_err("invalid speed %d", eqos->phy->speed);
                return -EINVAL;
        }
 
+       rate *= 1000;   /* clk_set_rate() operates in Hz */
+
        ret = clk_set_rate(&eqos->clk_tx, rate);
        if (ret < 0) {
                pr_err("imx (tx_clk, %lu) failed: %d", rate, ret);