]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
drivers: Use CONFIG_XPL_BUILD instead of CONFIG_SPL_BUILD
authorSimon Glass <sjg@chromium.org>
Mon, 30 Sep 2024 01:49:48 +0000 (19:49 -0600)
committerTom Rini <trini@konsulko.com>
Fri, 11 Oct 2024 17:44:48 +0000 (11:44 -0600)
Use the new symbol to refer to any 'SPL' build, including TPL and VPL

Signed-off-by: Simon Glass <sjg@chromium.org>
116 files changed:
drivers/Makefile
drivers/block/Makefile
drivers/bus/Makefile
drivers/clk/altera/clk-agilex.c
drivers/clk/altera/clk-agilex5.c
drivers/clk/altera/clk-n5x.c
drivers/clk/clk-uclass.c
drivers/clk/clk_vexpress_osc.c
drivers/clk/clk_zynq.c
drivers/clk/imx/clk-imx8mm.c
drivers/clk/imx/clk-imx8mn.c
drivers/clk/imx/clk-imxrt1020.c
drivers/clk/imx/clk-imxrt1050.c
drivers/clk/rockchip/clk_px30.c
drivers/clk/rockchip/clk_rk3188.c
drivers/clk/rockchip/clk_rk3288.c
drivers/clk/rockchip/clk_rk3328.c
drivers/clk/rockchip/clk_rk3368.c
drivers/clk/rockchip/clk_rk3399.c
drivers/clk/rockchip/clk_rk3568.c
drivers/clk/rockchip/clk_rk3588.c
drivers/clk/sifive/sifive-prci.c
drivers/clk/starfive/clk-jh7110-pll.c
drivers/clk/stm32/clk-stm32mp1.c
drivers/core/ofnode.c
drivers/crypto/fsl/jobdesc.c
drivers/crypto/fsl/jr.c
drivers/ddr/altera/sdram_gen5.c
drivers/ddr/fsl/lc_common_dimm_params.c
drivers/ddr/fsl/main.c
drivers/ddr/imx/imx8m/Makefile
drivers/ddr/imx/imx8ulp/Makefile
drivers/ddr/imx/imx9/Makefile
drivers/ddr/imx/phy/Makefile
drivers/ddr/marvell/a38x/Makefile
drivers/ddr/marvell/a38x/old/Makefile
drivers/ddr/marvell/axp/Makefile
drivers/firmware/firmware-zynqmp.c
drivers/fpga/intel_sdm_mb.c
drivers/fpga/zynqpl.c
drivers/gpio/Makefile
drivers/gpio/gpio-uclass.c
drivers/gpio/pca953x.c
drivers/gpio/rk_gpio.c
drivers/gpio/s5p_gpio.c
drivers/gpio/sunxi_gpio.c
drivers/gpio/tca642x.c
drivers/gpio/tegra_gpio.c
drivers/input/Makefile
drivers/mailbox/zynqmp-ipi.c
drivers/misc/Makefile
drivers/misc/gsc.c
drivers/misc/imx8/scu.c
drivers/mmc/Makefile
drivers/mmc/mmc-uclass.c
drivers/mmc/mmc.c
drivers/mmc/mmc_legacy.c
drivers/mmc/mmc_private.h
drivers/mmc/omap_hsmmc.c
drivers/mmc/rockchip_dw_mmc.c
drivers/mmc/rockchip_sdhci.c
drivers/mmc/socfpga_dw_mmc.c
drivers/mmc/tmio-common.c
drivers/mmc/uniphier-sd.c
drivers/mmc/zynq_sdhci.c
drivers/mtd/Makefile
drivers/mtd/nand/Makefile
drivers/mtd/nand/raw/Makefile
drivers/mtd/nand/raw/atmel_nand.c
drivers/mtd/nand/raw/lpc32xx_nand_mlc.c
drivers/mtd/nand/raw/lpc32xx_nand_slc.c
drivers/mtd/nand/raw/nand_base.c
drivers/mtd/nand/raw/omap_gpmc.c
drivers/mtd/nand/raw/sand_nand.c
drivers/mtd/onenand/Makefile
drivers/mtd/spi/Makefile
drivers/mtd/spi/sf-uclass.c
drivers/mtd/spi/sf_dataflash.c
drivers/mtd/spi/spi-nor-core.c
drivers/net/dwc_eth_xgmac_socfpga.c
drivers/net/dwmac_socfpga.c
drivers/pinctrl/mediatek/pinctrl-mtk-common.c
drivers/pinctrl/pinctrl_stm32.c
drivers/pinctrl/tegra/Makefile
drivers/pinctrl/uniphier/pinctrl-uniphier.h
drivers/power/Makefile
drivers/power/pmic/rk8xx.c
drivers/power/pmic/stpmic1.c
drivers/power/power_core.c
drivers/power/regulator/rk8xx.c
drivers/power/sy8106a.c
drivers/ram/Makefile
drivers/ram/mediatek/ddr3-mt7629.c
drivers/ram/rockchip/sdram_rk3188.c
drivers/ram/rockchip/sdram_rk3288.c
drivers/ram/rockchip/sdram_rk3399.c
drivers/ram/rockchip/sdram_rv1126.c
drivers/ram/sifive/sifive_ddr.c
drivers/ram/starfive/Makefile
drivers/ram/stm32mp1/stm32mp1_ram.c
drivers/reset/reset-socfpga.c
drivers/scsi/Makefile
drivers/serial/Makefile
drivers/serial/atmel_usart.c
drivers/serial/ns16550.c
drivers/serial/serial-uclass.c
drivers/serial/serial.c
drivers/serial/serial_s5p.c
drivers/serial/serial_zynq.c
drivers/spi/designware_spi.c
drivers/spi/rockchip_sfc.c
drivers/sysreset/sysreset_ast.c
drivers/usb/cdns3/core.c
drivers/usb/gadget/Makefile
drivers/usb/gadget/f_sdp.c
drivers/usb/mtu3/mtu3_plat.c

index 1acd94f3c17ed128497df5f92ecd7baa4e2b4ad0..1b7db812828c6377e2e8d22f932273335f4d6725 100644 (file)
@@ -47,7 +47,7 @@ obj-y += bus/
 
 ifndef CONFIG_TPL_BUILD
 ifndef CONFIG_VPL_BUILD
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 
 obj-$(CONFIG_SPL_CPU) += cpu/
 obj-$(CONFIG_SPL_CRYPTO) += crypto/
@@ -80,7 +80,7 @@ obj-$(CONFIG_TPL_MPC8XXX_INIT_DDR) += ddr/fsl/
 
 endif
 
-ifeq ($(CONFIG_SPL_BUILD)$(CONFIG_TPL_BUILD),)
+ifeq ($(CONFIG_XPL_BUILD)$(CONFIG_TPL_BUILD),)
 
 obj-y += ata/
 obj-$(CONFIG_DM_DEMO) += demo/
index fe6a1fcf486b69f67593533d1339616ba2da8ecd..a551591fc91f21e23362817f6f764d21c38138a8 100644 (file)
@@ -9,7 +9,7 @@ ifndef CONFIG_$(SPL_)BLK
 obj-$(CONFIG_SPL_LEGACY_BLOCK) += blk_legacy.o
 endif
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_IDE) += ide.o
 obj-$(CONFIG_RKMTD) += rkmtd.o
 endif
index 0802b9666bfc917abade4155a5bc82aeffd29eb3..e14cb7fd9c779316af1c88a99e3db99330e92a03 100644 (file)
@@ -3,7 +3,7 @@
 # Makefile for the bus drivers.
 #
 
-ifeq ($(CONFIG_SPL_BUILD)$(CONFIG_TPL_BUILD),)
+ifeq ($(CONFIG_XPL_BUILD)$(CONFIG_TPL_BUILD),)
 obj-$(CONFIG_TI_PWMSS) += ti-pwmss.o
 obj-$(CONFIG_UNIPHIER_SYSTEM_BUS) += uniphier-system-bus.o
 endif
index bdc7be0fb5d3f4c5a70cec763143f7546135b6f6..e1ddd02f35698696822ba5d5f48db32715c458f2 100644 (file)
@@ -242,7 +242,7 @@ static void clk_basic_init(struct udevice *dev,
        if (!cfg)
                return;
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        /* Always force clock manager into boot mode before any configuration */
        clk_write_ctrl(plat,
                       CM_REG_READL(plat, CLKMGR_CTRL) | CLKMGR_CTRL_BOOTMODE);
index 72b923465df58c56b66cdac57aeafecbdc09d1eb..716c71598bc3d0edc8cc18bc5ad69b47d3023dde 100644 (file)
@@ -263,7 +263,7 @@ static void clk_basic_init(struct udevice *dev,
                clk_write_ctrl(plat,
                               CM_REG_READL(plat, CLKMGR_CTRL) & ~CLKMGR_CTRL_BOOTMODE);
        } else {
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
                /* Always force clock manager into boot mode before any configuration */
                clk_write_ctrl(plat,
                               CM_REG_READL(plat, CLKMGR_CTRL) | CLKMGR_CTRL_BOOTMODE);
index 3e256101a947a772fc273a4567d6e7e89f5d3092..09db250ab6dbc2082440bfdd3acffc7ed2e5fe6c 100644 (file)
@@ -52,7 +52,7 @@ static void clk_basic_init(struct udevice *dev,
        if (!cfg)
                return;
 
-#if IS_ENABLED(CONFIG_SPL_BUILD)
+#if IS_ENABLED(CONFIG_XPL_BUILD)
        /* Always force clock manager into boot mode before any configuration */
        clk_write_ctrl(plat,
                       CM_REG_READL(plat, CLKMGR_CTRL) | CLKMGR_CTRL_BOOTMODE);
index 16169dac23409fc8b49289be22f5783a7024a791..a9937c22dcb6bcc90b14f748a0758810a7435d61 100644 (file)
@@ -378,7 +378,7 @@ int clk_set_defaults(struct udevice *dev, enum clk_defaults_stage stage)
         * However, still set them for SPL. And still set them if explicitly
         * asked.
         */
-       if (!(IS_ENABLED(CONFIG_SPL_BUILD) || (gd->flags & GD_FLG_RELOC)))
+       if (!(IS_ENABLED(CONFIG_XPL_BUILD) || (gd->flags & GD_FLG_RELOC)))
                if (stage != CLK_DEFAULTS_POST_FORCE)
                        return 0;
 
index 2e0e7bbe68ffaa5fa4b67d7ea52bb0912d168d8c..85ac92c908a7382963cf861252211d597cfddbe8 100644 (file)
@@ -37,7 +37,7 @@ static ulong vexpress_osc_clk_get_rate(struct clk *clk)
        return data;
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong vexpress_osc_clk_set_rate(struct clk *clk, ulong rate)
 {
        int err;
@@ -64,7 +64,7 @@ static ulong vexpress_osc_clk_set_rate(struct clk *clk, ulong rate)
 
 static struct clk_ops vexpress_osc_clk_ops = {
        .get_rate = vexpress_osc_clk_get_rate,
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        .set_rate = vexpress_osc_clk_set_rate,
 #endif
 };
index b62b4646f4e557c74b022994735658458f03d42d..a8505f62bbadf917254f8098a3565654db0511c4 100644 (file)
 
 DECLARE_GLOBAL_DATA_PTR;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 enum zynq_clk_rclk {mio_clk, emio_clk};
 #endif
 
 struct zynq_clk_priv {
        ulong ps_clk_freq;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        struct clk gem_emio_clk[2];
 #endif
 };
@@ -75,7 +75,7 @@ static void *zynq_clk_get_register(enum zynq_clk id)
                return &slcr_base->uart_clk_ctrl;
        case spi0_clk ... spi1_clk:
                return &slcr_base->spi_clk_ctrl;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case dci_clk:
                return &slcr_base->dci_clk_ctrl;
        case gem0_clk:
@@ -150,7 +150,7 @@ static ulong zynq_clk_get_pll_rate(struct zynq_clk_priv *priv, enum zynq_clk id)
        return priv->ps_clk_freq * mul;
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static enum zynq_clk_rclk zynq_clk_get_gem_rclk(enum zynq_clk id)
 {
        u32 clk_ctrl, srcsel;
@@ -199,7 +199,7 @@ static ulong zynq_clk_get_cpu_rate(struct zynq_clk_priv *priv, enum zynq_clk id)
        return DIV_ROUND_CLOSEST(zynq_clk_get_pll_rate(priv, pll), div);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong zynq_clk_get_ddr2x_rate(struct zynq_clk_priv *priv)
 {
        u32 clk_ctrl, div;
@@ -223,7 +223,7 @@ static ulong zynq_clk_get_ddr3x_rate(struct zynq_clk_priv *priv)
        return DIV_ROUND_CLOSEST(zynq_clk_get_pll_rate(priv, ddrpll_clk), div);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong zynq_clk_get_dci_rate(struct zynq_clk_priv *priv)
 {
        u32 clk_ctrl, div0, div1;
@@ -251,7 +251,7 @@ static ulong zynq_clk_get_peripheral_rate(struct zynq_clk_priv *priv,
        if (!div0)
                div0 = 1;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        if (two_divs) {
                div1 = (clk_ctrl & CLK_CTRL_DIV1_MASK) >> CLK_CTRL_DIV1_SHIFT;
                if (!div1)
@@ -268,7 +268,7 @@ static ulong zynq_clk_get_peripheral_rate(struct zynq_clk_priv *priv,
                        div1);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong zynq_clk_get_gem_rate(struct zynq_clk_priv *priv, enum zynq_clk id)
 {
        struct clk *parent;
@@ -366,7 +366,7 @@ static ulong zynq_clk_set_gem_rate(struct zynq_clk_priv *priv, enum zynq_clk id,
 }
 #endif
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong zynq_clk_get_rate(struct clk *clk)
 {
        struct zynq_clk_priv *priv = dev_get_priv(clk->dev);
@@ -502,7 +502,7 @@ static void zynq_clk_dump(struct udevice *dev)
 
 static struct clk_ops zynq_clk_ops = {
        .get_rate = zynq_clk_get_rate,
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        .set_rate = zynq_clk_set_rate,
 #endif
        .enable = dummy_enable,
@@ -514,7 +514,7 @@ static struct clk_ops zynq_clk_ops = {
 static int zynq_clk_probe(struct udevice *dev)
 {
        struct zynq_clk_priv *priv = dev_get_priv(dev);
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        unsigned int i;
        char name[16];
        int ret;
index a91c6767fac5834ed0841aaf5ab1f8976c46ef5a..bb6958f0ec22dbbc620e473109530aeb78eab271 100644 (file)
@@ -31,7 +31,7 @@ static const char * const imx8mm_ahb_sels[] = {"clock-osc-24m", "sys_pll1_133m",
                                               "sys_pll1_400m", "sys_pll2_125m", "sys_pll3_out",
                                               "audio_pll1_out", "video_pll1_out", };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static const char * const imx8mm_enet_axi_sels[] = {"clock-osc-24m", "sys_pll1_266m", "sys_pll1_800m",
                                                    "sys_pll2_250m", "sys_pll2_200m", "audio_pll1_out",
                                                    "video_pll1_out", "sys_pll3_out", };
@@ -95,7 +95,7 @@ static const char * const imx8mm_pcie1_aux_sels[] = {"clock-osc-24m", "sys_pll2_
                                                     "sys_pll1_160m", "sys_pll1_200m", };
 #endif
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static const char * const imx8mm_pwm1_sels[] = {"clock-osc-24m", "sys_pll2_100m", "sys_pll1_160m",
                                                "sys_pll1_40m", "sys_pll3_out", "clk_ext1",
                                                "sys_pll1_80m", "video_pll1_out", };
@@ -357,7 +357,7 @@ static int imx8mm_clk_probe(struct udevice *dev)
                imx_clk_gate4("usb1_ctrl_root_clk", "usb_bus", base + 0x44d0, 0));
 
        /* clks not needed in SPL stage */
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        clk_dm(IMX8MM_CLK_ENET_AXI,
               imx8m_clk_composite("enet_axi", imx8mm_enet_axi_sels,
                                   base + 0x8880));
index 125215e84f41c952eb55259820d52d9865cc468b..be15ebd0e25f19a287cd887cb52085bcf826eac4 100644 (file)
@@ -37,7 +37,7 @@ static const char * const imx8mn_enet_axi_sels[] = {"clock-osc-24m", "sys_pll1_2
                                                    "sys_pll2_250m", "sys_pll2_200m", "audio_pll1_out",
                                                    "video_pll_out", "sys_pll3_out", };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static const char * const imx8mn_enet_ref_sels[] = {"clock-osc-24m", "sys_pll2_125m", "sys_pll2_50m",
                                                    "sys_pll2_100m", "sys_pll1_160m", "audio_pll1_out",
                                                    "video_pll_out", "clk_ext4", };
@@ -97,7 +97,7 @@ static const char * const imx8mn_i2c4_sels[] = {"clock-osc-24m", "sys_pll1_160m"
                                                "sys_pll3_out", "audio_pll1_out", "video_pll_out",
                                                "audio_pll2_out", "sys_pll1_133m", };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static const char * const imx8mn_pwm1_sels[] = {"clock-osc-24m", "sys_pll2_100m", "sys_pll1_160m",
                                                "sys_pll1_40m", "sys_pll3_out", "clk_ext1",
                                                "sys_pll1_80m", "video_pll_out", };
@@ -359,7 +359,7 @@ static int imx8mn_clk_probe(struct udevice *dev)
                imx_clk_gate4("usb1_ctrl_root_clk", "usb_bus", base + 0x44d0, 0));
 
        /* clks not needed in SPL stage */
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        clk_dm(IMX8MN_CLK_ENET_REF,
               imx8m_clk_composite("enet_ref", imx8mn_enet_ref_sels,
               base + 0xa980));
index c80b02975aad0f8a83f794c4b17a149b6552c7be..752434cb0ad42dc7028e8553b4116d29e5538946 100644 (file)
@@ -124,7 +124,7 @@ static int imxrt1020_clk_probe(struct udevice *dev)
        clk_dm(IMXRT1020_CLK_SEMC,
               imx_clk_gate2("semc", "semc_podf", base + 0x74, 4));
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        struct clk *clk, *clk1;
 
        clk_get_by_id(IMXRT1020_CLK_SEMC_SEL, &clk1);
index 754f3948427582fd095f32ed5f1c08259980cdc8..788e0650a9299d15e53b3e5042aab6f666af74c9 100644 (file)
@@ -180,7 +180,7 @@ static int imxrt1050_clk_probe(struct udevice *dev)
 
        struct clk *clk, *clk1;
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        /* bypass pll1 before setting its rate */
        clk_get_by_id(IMXRT1050_CLK_PLL1_REF_SEL, &clk);
        clk_get_by_id(IMXRT1050_CLK_PLL1_BYPASS, &clk1);
index d7825c66493e267bdf5977f4628e7b4fdb1eb9e0..22ede1c38a88ebfdedbe6ae5dc915d4ad7185dbd 100644 (file)
@@ -989,7 +989,7 @@ static ulong px30_peri_set_clk(struct px30_clk_priv *priv, ulong clk_id,
        return px30_peri_get_clk(priv, clk_id);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong px30_crypto_get_clk(struct px30_clk_priv *priv, ulong clk_id)
 {
        struct px30_cru *cru = priv->cru;
@@ -1261,7 +1261,7 @@ static ulong px30_clk_get_rate(struct clk *clk)
        case HCLK_PERI_PRE:
                rate = px30_peri_get_clk(priv, clk->id);
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case SCLK_CRYPTO:
        case SCLK_CRYPTO_APK:
                rate = px30_crypto_get_clk(priv, clk->id);
@@ -1345,7 +1345,7 @@ static ulong px30_clk_set_rate(struct clk *clk, ulong rate)
        case HCLK_PERI_PRE:
                ret = px30_peri_set_clk(priv, clk->id, rate);
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case SCLK_CRYPTO:
        case SCLK_CRYPTO_APK:
                ret = px30_crypto_set_clk(priv, clk->id, rate);
index f569a100f22b3ebe450db0088ea768881253af7a..d8b03e1d7ab3d9636467fe235a5b432418b9c382 100644 (file)
@@ -80,7 +80,7 @@ enum {
                       "divisors on line " __stringify(__LINE__));
 
 /* Keep divisors as low as possible to reduce jitter and power usage */
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 static const struct pll_div gpll_init_cfg = PLL_DIVISORS(GPLL_HZ, 2, 2);
 static const struct pll_div cpll_init_cfg = PLL_DIVISORS(CPLL_HZ, 1, 2);
 #endif
@@ -371,7 +371,7 @@ static ulong rockchip_spi_set_clk(struct rk3188_cru *cru, uint gclk_rate,
        return rockchip_spi_get_clk(cru, gclk_rate, periph);
 }
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 static void rkclk_init(struct rk3188_cru *cru, struct rk3188_grf *grf,
                       bool has_bwadj)
 {
@@ -557,7 +557,7 @@ static int rk3188_clk_probe(struct udevice *dev)
                return PTR_ERR(priv->grf);
        priv->has_bwadj = (type == RK3188A_CRU) ? 1 : 0;
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 #if CONFIG_IS_ENABLED(OF_PLATDATA)
        struct rk3188_clk_plat *plat = dev_get_plat(dev);
 
index 432a79291c8a4250b20735e71c7b5f9b7338d72c..43c44fadbe7a4ef19cb44a902cb5b09c90e33165 100644 (file)
@@ -223,7 +223,7 @@ static int rkclk_configure_ddr(struct rockchip_cru *cru, struct rk3288_grf *grf,
        return 0;
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 #define VCO_MAX_KHZ    2200000
 #define VCO_MIN_KHZ    440000
 #define FREF_MAX_KHZ   2200000
@@ -421,7 +421,7 @@ static ulong rockchip_i2s_set_clk(struct rockchip_cru *cru, uint gclk_rate,
 
        return rockchip_i2s_get_clk(cru, gclk_rate);
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 static void rkclk_init(struct rockchip_cru *cru, struct rk3288_grf *grf)
 {
@@ -819,7 +819,7 @@ static ulong rk3288_clk_set_rate(struct clk *clk, ulong rate)
        case SCLK_SPI2:
                new_rate = rockchip_spi_set_clk(cru, gclk_rate, clk->id, rate);
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case SCLK_I2S0:
                new_rate = rockchip_i2s_set_clk(cru, gclk_rate, rate);
                break;
@@ -973,7 +973,7 @@ static int rk3288_clk_probe(struct udevice *dev)
        priv->grf = syscon_get_first_range(ROCKCHIP_SYSCON_GRF);
        if (IS_ERR(priv->grf))
                return PTR_ERR(priv->grf);
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 #if CONFIG_IS_ENABLED(OF_PLATDATA)
        struct rk3288_clk_plat *plat = dev_get_plat(dev);
 
index 9137dbe69ce72216580ae4f2e9bba663271783fb..7701a9734ee07ec0e89a1f780b21f3305527f7fc 100644 (file)
@@ -582,7 +582,7 @@ static ulong rk3328_spi_set_clk(struct rk3328_cru *cru, uint hz)
        return rk3328_spi_get_clk(cru);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong rk3328_vop_get_clk(struct rk3328_clk_priv *priv, ulong clk_id)
 {
        struct rk3328_cru *cru = priv->cru;
@@ -746,7 +746,7 @@ static ulong rk3328_clk_set_rate(struct clk *clk, ulong rate)
        case SCLK_SPI:
                ret = rk3328_spi_set_clk(priv->cru, rate);
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case DCLK_LCDC:
        case ACLK_VOP_PRE:
        case ACLK_VIO_PRE:
index d8943980521576acf00ff205c0327cdd812e90e5..630253fbb1df5f9e43e2b00b72fdf812eae8bbb7 100644 (file)
@@ -50,7 +50,7 @@ struct pll_div {
                       (_nr * _no) == hz, #hz "Hz cannot be hit with PLL " \
                       "divisors on line " __stringify(__LINE__));
 
-#if IS_ENABLED(CONFIG_SPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
+#if IS_ENABLED(CONFIG_XPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
 static const struct pll_div apll_l_init_cfg = PLL_DIVISORS(APLL_L_HZ, 12, 2);
 static const struct pll_div apll_b_init_cfg = PLL_DIVISORS(APLL_B_HZ, 1, 2);
 #if !defined(CONFIG_TPL_BUILD)
@@ -88,7 +88,7 @@ static uint32_t rkclk_pll_get_rate(struct rk3368_cru *cru,
        }
 }
 
-#if IS_ENABLED(CONFIG_SPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
+#if IS_ENABLED(CONFIG_XPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
 static int rkclk_set_pll(struct rk3368_cru *cru, enum rk3368_pll_id pll_id,
                         const struct pll_div *div)
 {
@@ -130,7 +130,7 @@ static int rkclk_set_pll(struct rk3368_cru *cru, enum rk3368_pll_id pll_id,
 }
 #endif
 
-#if IS_ENABLED(CONFIG_SPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
+#if IS_ENABLED(CONFIG_XPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
 static void rkclk_init(struct rk3368_cru *cru)
 {
        u32 apllb, aplll, dpll, cpll, gpll;
@@ -157,7 +157,7 @@ static void rkclk_init(struct rk3368_cru *cru)
 }
 #endif
 
-#if !IS_ENABLED(CONFIG_SPL_BUILD) || CONFIG_IS_ENABLED(MMC)
+#if !IS_ENABLED(CONFIG_XPL_BUILD) || CONFIG_IS_ENABLED(MMC)
 static ulong rk3368_mmc_get_clk(struct rk3368_cru *cru, uint clk_id)
 {
        u32 div, con, con_id, rate;
@@ -469,7 +469,7 @@ static ulong rk3368_clk_get_rate(struct clk *clk)
        case SCLK_SPI0 ... SCLK_SPI2:
                rate = rk3368_spi_get_clk(priv->cru, clk->id);
                break;
-#if !IS_ENABLED(CONFIG_SPL_BUILD) || CONFIG_IS_ENABLED(MMC)
+#if !IS_ENABLED(CONFIG_XPL_BUILD) || CONFIG_IS_ENABLED(MMC)
        case HCLK_SDMMC:
        case HCLK_EMMC:
                rate = rk3368_mmc_get_clk(priv->cru, clk->id);
@@ -500,7 +500,7 @@ static ulong rk3368_clk_set_rate(struct clk *clk, ulong rate)
                ret = rk3368_ddr_set_clk(priv->cru, rate);
                break;
 #endif
-#if !IS_ENABLED(CONFIG_SPL_BUILD) || CONFIG_IS_ENABLED(MMC)
+#if !IS_ENABLED(CONFIG_XPL_BUILD) || CONFIG_IS_ENABLED(MMC)
        case HCLK_SDMMC:
        case HCLK_EMMC:
                ret = rk3368_mmc_set_clk(clk, rate);
@@ -586,7 +586,7 @@ static int rk3368_clk_probe(struct udevice *dev)
 
        priv->cru = map_sysmem(plat->dtd.reg[0], plat->dtd.reg[1]);
 #endif
-#if IS_ENABLED(CONFIG_SPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
+#if IS_ENABLED(CONFIG_XPL_BUILD) || IS_ENABLED(CONFIG_TPL_BUILD)
        rkclk_init(priv->cru);
 #endif
 
index 89924041299146f9d9e664cca098990ab8db2bfc..155ea8d63535bac421cb0bfda70c656edd2d5eda 100644 (file)
@@ -56,7 +56,7 @@ struct pll_div {
 
 static const struct pll_div gpll_init_cfg = PLL_DIVISORS(GPLL_HZ, 2, 2, 1);
 static const struct pll_div cpll_init_cfg = PLL_DIVISORS(CPLL_HZ, 1, 2, 2);
-#if !defined(CONFIG_SPL_BUILD)
+#if !defined(CONFIG_XPL_BUILD)
 static const struct pll_div ppll_init_cfg = PLL_DIVISORS(PPLL_HZ, 2, 2, 1);
 #endif
 
@@ -1464,7 +1464,7 @@ static int rk3399_clk_probe(struct udevice *dev)
        priv->cru = map_sysmem(plat->dtd.reg[0], plat->dtd.reg[1]);
 #endif
 
-#if defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_XPL_BUILD)
        init_clocks = true;
 #elif CONFIG_IS_ENABLED(HANDOFF)
        if (!(gd->flags & GD_FLG_RELOC)) {
@@ -1658,7 +1658,7 @@ static struct clk_ops rk3399_pmuclk_ops = {
        .set_rate = rk3399_pmuclk_set_rate,
 };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static void pmuclk_init(struct rk3399_pmucru *pmucru)
 {
        u32 pclk_div;
@@ -1676,7 +1676,7 @@ static void pmuclk_init(struct rk3399_pmucru *pmucru)
 
 static int rk3399_pmuclk_probe(struct udevice *dev)
 {
-#if CONFIG_IS_ENABLED(OF_PLATDATA) || !defined(CONFIG_SPL_BUILD)
+#if CONFIG_IS_ENABLED(OF_PLATDATA) || !defined(CONFIG_XPL_BUILD)
        struct rk3399_pmuclk_priv *priv = dev_get_priv(dev);
 #endif
 
@@ -1686,7 +1686,7 @@ static int rk3399_pmuclk_probe(struct udevice *dev)
        priv->pmucru = map_sysmem(plat->dtd.reg[0], plat->dtd.reg[1]);
 #endif
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        pmuclk_init(priv->pmucru);
 #endif
        return 0;
index 35563509d61767b6d36bf8eaf4717141cf128973..977699d509d65121ee37e9abe49d365ec7a47db6 100644 (file)
@@ -91,7 +91,7 @@ static struct rockchip_pll_clock rk3568_pll_clks[] = {
                     RK3568_PMU_MODE, 2, 10, 0, rk3568_pll_rates),
 };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong
 rk3568_pmu_pll_set_rate(struct rk3568_clk_priv *priv,
                        ulong pll_id, ulong rate)
@@ -1707,7 +1707,7 @@ static ulong rk3568_emmc_set_bclk(struct rk3568_clk_priv *priv, ulong rate)
        return rk3568_emmc_get_bclk(priv);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong rk3568_aclk_vop_get_clk(struct rk3568_clk_priv *priv)
 {
        struct rk3568_cru *cru = priv->cru;
@@ -2413,7 +2413,7 @@ static ulong rk3568_clk_get_rate(struct clk *clk)
        case TCLK_EMMC:
                rate = OSC_HZ;
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case ACLK_VOP:
                rate = rk3568_aclk_vop_get_clk(priv);
                break;
@@ -2594,7 +2594,7 @@ static ulong rk3568_clk_set_rate(struct clk *clk, ulong rate)
        case TCLK_EMMC:
                ret = OSC_HZ;
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case ACLK_VOP:
                ret = rk3568_aclk_vop_set_clk(priv, rate);
                break;
@@ -2894,7 +2894,7 @@ static void rk3568_clk_init(struct rk3568_clk_priv *priv)
                        priv->gpll_hz = GPLL_HZ;
        }
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        ret = rk3568_bus_set_clk(priv, ACLK_BUS, 150000000);
        if (ret < 0)
                printf("Fail to set the ACLK_BUS clock.\n");
index db1384dacd20be5058d6c6749e890888a1df7458..6042fc10cdbd114dac3e3c58448f230242739723 100644 (file)
@@ -65,7 +65,7 @@ static struct rockchip_pll_clock rk3588_pll_clks[] = {
                     RK3588_MODE_CON0, 0, 15, 0, rk3588_pll_rates),
        [PPLL] = PLL(pll_rk3588, PLL_PPLL, RK3588_PMU_PLL_CON(128),
                     RK3588_MODE_CON0, 10, 15, 0, rk3588_pll_rates),
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        /*
         * The SPLL is part of the SBUSCRU, not the main CRU and as
         * such only directly accessible during the SPL stage.
@@ -76,7 +76,7 @@ static struct rockchip_pll_clock rk3588_pll_clks[] = {
 
 };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 /*
  *
  * rational_best_approximation(31415, 10000,
@@ -875,7 +875,7 @@ static ulong rk3588_mmc_set_clk(struct rk3588_clk_priv *priv,
        return rk3588_mmc_get_clk(priv, clk_id);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static ulong rk3588_aux16m_get_clk(struct rk3588_clk_priv *priv, ulong clk_id)
 {
        struct rk3588_cru *cru = priv->cru;
@@ -1600,7 +1600,7 @@ static ulong rk3588_clk_get_rate(struct clk *clk)
        case CLK_GPU:
                rate = 200000000;
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case CLK_AUX16M_0:
        case CLK_AUX16M_1:
                rate = rk3588_aux16m_get_clk(priv, clk->id);
@@ -1760,7 +1760,7 @@ static ulong rk3588_clk_set_rate(struct clk *clk, ulong rate)
        case CLK_150M_SRC:
                ret = 0;
                break;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        case CLK_AUX16M_0:
        case CLK_AUX16M_1:
                ret = rk3588_aux16m_set_clk(priv, clk->id, rate);
@@ -1965,7 +1965,7 @@ static int rk3588_clk_probe(struct udevice *dev)
 
        priv->sync_kernel = false;
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        rockchip_pll_set_rate(&rk3588_pll_clks[B0PLL], priv->cru,
                              B0PLL, LPLL_HZ);
        rockchip_pll_set_rate(&rk3588_pll_clks[B1PLL], priv->cru,
@@ -2051,7 +2051,7 @@ U_BOOT_DRIVER(rockchip_rk3588_cru) = {
        .probe          = rk3588_clk_probe,
 };
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 #define SCRU_BASE                      0xfd7d0000
 #define SBUSCRU_BASE                   0xfd7d8000
 
index aa26d3a109bbda971dad8e162deaf2c28cfdb1cc..de55504b5c90785f8d5f1f66eb914847feb4a495 100644 (file)
@@ -670,7 +670,7 @@ static int sifive_prci_probe(struct udevice *dev)
                        __prci_wrpll_read_cfg0(pd, pc->pwd);
        }
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD)) {
+       if (IS_ENABLED(CONFIG_XPL_BUILD)) {
                if (device_is_compatible(dev, "sifive,fu740-c000-prci")) {
                        u32 prci_pll_reg;
                        unsigned long parent_rate;
index 581035842fc31a27c3d10410873b979df1f7cf86..6d2bfb3ecb770d7d25d3b2402eeead2acc4f743e 100644 (file)
@@ -348,10 +348,10 @@ struct clk *starfive_jh7110_pll(const char *name, const char *parent_name,
                return ERR_PTR(ret);
        }
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) && pll->type == PLL0)
+       if (IS_ENABLED(CONFIG_XPL_BUILD) && pll->type == PLL0)
                jh7110_pllx_set_rate(clk, 1000000000);
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) && pll->type == PLL2)
+       if (IS_ENABLED(CONFIG_XPL_BUILD) && pll->type == PLL2)
                jh7110_pllx_set_rate(clk, 1188000000);
 
        return clk;
index 204ac170531dca93b16f3dd5db97268b9fbf6660..4044edfb76896a3a7227f51b04995473eb5af84e 100644 (file)
@@ -26,7 +26,7 @@
 
 DECLARE_GLOBAL_DATA_PTR;
 
-#if defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_XPL_BUILD)
 /* activate clock tree initialization in the driver */
 #define STM32MP1_CLOCK_TREE_INIT
 #endif
@@ -2279,7 +2279,7 @@ static int stm32mp1_clk_probe(struct udevice *dev)
                dev_err(dev, "clock tree initialization failed (%d)\n", result);
 #endif
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 #if defined(VERBOSE_DEBUG)
        /* display debug information for probe after relocation */
        if (gd->flags & GD_FLG_RELOC)
@@ -2314,7 +2314,7 @@ static const struct clk_ops stm32mp1_clk_ops = {
        .disable = stm32mp1_clk_disable,
        .get_rate = stm32mp1_clk_get_rate,
        .set_rate = stm32mp1_clk_set_rate,
-#if IS_ENABLED(CONFIG_CMD_CLK) && !IS_ENABLED(CONFIG_SPL_BUILD)
+#if IS_ENABLED(CONFIG_CMD_CLK) && !IS_ENABLED(CONFIG_XPL_BUILD)
        .dump = stm32mp1_clk_dump,
 #endif
 };
index 7e3b3719d18fe8f961129e0c408c419ad5103030..129b34a5cd2a23ae416b5275f492c95eceb336ed 100644 (file)
@@ -611,7 +611,7 @@ int ofnode_read_u32_array(ofnode node, const char *propname,
                                           out_values, sz);
 
                /* get the error right, but space is more important in SPL */
-               if (!IS_ENABLED(CONFIG_SPL_BUILD)) {
+               if (!IS_ENABLED(CONFIG_XPL_BUILD)) {
                        if (ret == -FDT_ERR_NOTFOUND)
                                return -EINVAL;
                        else if (ret == -FDT_ERR_BADLAYOUT)
@@ -1468,7 +1468,7 @@ int ofnode_read_simple_size_cells(ofnode node)
 
 bool ofnode_pre_reloc(ofnode node)
 {
-#if defined(CONFIG_SPL_BUILD) || defined(CONFIG_TPL_BUILD)
+#if defined(CONFIG_XPL_BUILD) || defined(CONFIG_TPL_BUILD)
        /* for SPL and TPL the remaining nodes after the fdtgrep 1st pass
         * had property bootph-all or bootph-pre-sram/bootph-pre-ram.
         * They are removed in final dtb (fdtgrep 2nd pass)
index 55191736931812cecd968995ef74f73b84edb16d..9c4ff4960fcc22a62799e88f316e662004baeb9b 100644 (file)
@@ -207,7 +207,7 @@ void inline_cnstr_jobdesc_hash(uint32_t *desc,
        append_store(desc, dma_addr_out, storelen,
                     LDST_CLASS_2_CCB | LDST_SRCDST_BYTE_CONTEXT);
 }
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 void inline_cnstr_jobdesc_blob_encap(uint32_t *desc, uint8_t *key_idnfr,
                                     uint8_t *plain_txt, uint8_t *enc_blob,
                                     uint32_t in_sz)
index 27e2480894657aacb05ddcefb5c354d49d67c7a0..c45481bef0b81409eead6714fd74537d4fff49e2 100644 (file)
@@ -713,7 +713,7 @@ int sec_init_idx(uint8_t sec_idx)
 
        ccsr_sec_t *sec = caam->sec;
        uint32_t mcr = sec_in32(&sec->mcfgr);
-#if defined(CONFIG_SPL_BUILD) && defined(CONFIG_IMX8M)
+#if defined(CONFIG_XPL_BUILD) && defined(CONFIG_IMX8M)
        uint32_t jrdid_ms = 0;
 #endif
 #ifdef CONFIG_FSL_CORENET
@@ -745,14 +745,14 @@ int sec_init_idx(uint8_t sec_idx)
        mcr |= (1 << MCFGR_PS_SHIFT);
 #endif
        sec_out32(&sec->mcfgr, mcr);
-#if defined(CONFIG_SPL_BUILD) && defined(CONFIG_IMX8M)
+#if defined(CONFIG_XPL_BUILD) && defined(CONFIG_IMX8M)
        jrdid_ms = JRDID_MS_TZ_OWN | JRDID_MS_PRIM_TZ | JRDID_MS_PRIM_DID;
        sec_out32(&sec->jrliodnr[caam->jrid].ms, jrdid_ms);
 #endif
        jr_reset();
 
 #ifdef CONFIG_FSL_CORENET
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        /*
         * For SPL Build, Set the Liodns in SEC JR0 for
         * creating PAMU entries corresponding to these.
index 46c53e7c7a348c3855bf2da1a8b1a4624724cce4..3c79bb118027b464868cf8813ad40634096b3771 100644 (file)
@@ -20,7 +20,7 @@
 
 #include "sequencer.h"
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 
 struct altera_gen5_sdram_priv {
        struct ram_info info;
@@ -651,4 +651,4 @@ U_BOOT_DRIVER(altera_gen5_sdram) = {
        .priv_auto      = sizeof(struct altera_gen5_sdram_priv),
 };
 
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
index cc128112e4fc752c90443dad9fb08aa64c80b266..9c5b108267a1a309c2c6cf058d8767463782809e 100644 (file)
@@ -409,18 +409,18 @@ compute_lowest_common_dimm_parameters(const unsigned int ctrl_num,
                if (dimm_params[i].n_ranks) {
                        if (dimm_params[i].registered_dimm) {
                                temp1 = 1;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
                                printf("Detected RDIMM %s\n",
                                        dimm_params[i].mpart);
 #endif
                        } else {
                                temp2 = 1;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
                                printf("Detected UDIMM %s\n",
                                        dimm_params[i].mpart);
 #endif
                        }
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
                        puts("       ");
 #endif
                }
index 888dfb7ff33f06628193cfdd71600c53aadfa0df..d59e94779ff059c9ee85f9e3b612fa50bd2b2463 100644 (file)
@@ -863,16 +863,16 @@ phys_size_t __fsl_ddr_sdram(fsl_ddr_info_t *pinfo)
        if ((first_ctrl == 0) && (total_memory - 1 > (phys_size_t)~0ULL)) {
                puts("Detected ");
                print_size(total_memory, " of memory\n");
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
                puts("       "); /* re-align to match init_dram print */
 #endif
                puts("This U-Boot only supports <= ");
                print_size((unsigned long long)((phys_size_t)~0ULL)+1, " of DDR\n");
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
                puts("       "); /* re-align to match init_dram print */
 #endif
                puts("You could rebuild it with CONFIG_PHYS_64BIT\n");
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
                puts("       "); /* re-align to match init_dram print */
 #endif
        }
index aed91dc23f4bdff29b8e4f7302795da7c340d7ba..883e6e1b0d70a7802d4ca39228f5606a7e217469 100644 (file)
@@ -4,7 +4,7 @@
 # SPDX-License-Identifier:     GPL-2.0+
 #
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_IMX8M_DRAM) += ddr_init.o
 obj-y += ../phy/
 endif
index 7f44a92180f5c86825b1911511e49f4c74e71824..4f2ad32351ca37b270db8db5052391ed9cbc6e41 100644 (file)
@@ -4,6 +4,6 @@
 # SPDX-License-Identifier:     GPL-2.0+
 #
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_IMX8ULP_DRAM) += ddr_init.o
 endif
index 9403f988b32ae12f9f672355c49291d32ce16361..6c9506055b8646e8a11f471c43e319612d8771bd 100644 (file)
@@ -4,7 +4,7 @@
 # SPDX-License-Identifier:     GPL-2.0+
 #
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_IMX9_DRAM) += ddr_init.o
 obj-y += ../phy/
 endif
index bb3d4ee5b749119b157e9575e941910122394663..592d0c6ebad5d843dcc0d2aedd3fedaaf3ae9be2 100644 (file)
@@ -4,6 +4,6 @@
 # SPDX-License-Identifier:     GPL-2.0+
 #
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_IMX_SNPS_DDR_PHY) += helper.o ddrphy_utils.o ddrphy_train.o ddrphy_csr.o
 endif
index 4e8a9d190d7e540c8077b6cd70656c7acf6bda08..f49d009920e776aae7c9ae667e453e12d7a747d0 100644 (file)
@@ -1,29 +1,29 @@
 # SPDX-License-Identifier: GPL-2.0+
 
-obj-$(CONFIG_SPL_BUILD) += mv_ddr_plat.o
-obj-$(CONFIG_SPL_BUILD) += mv_ddr_sys_env_lib.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_debug.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_init.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_bist.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_centralization.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_db.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_hw_algo.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_ip_engine.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_leveling.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_pbs.o
-obj-$(CONFIG_SPL_BUILD) += mv_ddr_build_message.o
-obj-$(CONFIG_SPL_BUILD) += mv_ddr_common.o
-obj-$(CONFIG_SPL_BUILD) += mv_ddr_spd.o
-obj-$(CONFIG_SPL_BUILD) += mv_ddr_topology.o
-obj-$(CONFIG_SPL_BUILD) += xor.o
+obj-$(CONFIG_XPL_BUILD) += mv_ddr_plat.o
+obj-$(CONFIG_XPL_BUILD) += mv_ddr_sys_env_lib.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_debug.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_init.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_bist.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_centralization.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_db.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_hw_algo.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_ip_engine.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_leveling.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_pbs.o
+obj-$(CONFIG_XPL_BUILD) += mv_ddr_build_message.o
+obj-$(CONFIG_XPL_BUILD) += mv_ddr_common.o
+obj-$(CONFIG_XPL_BUILD) += mv_ddr_spd.o
+obj-$(CONFIG_XPL_BUILD) += mv_ddr_topology.o
+obj-$(CONFIG_XPL_BUILD) += xor.o
 
 obj-$(CONFIG_ARMADA_38X_SUPPORT_OLD_DDR3_TRAINING) += old/
 
 ifdef CONFIG_DDR4
-       obj-$(CONFIG_SPL_BUILD) += mv_ddr4_mpr_pda_if.o
-       obj-$(CONFIG_SPL_BUILD) += mv_ddr4_training.o
-       obj-$(CONFIG_SPL_BUILD) += mv_ddr4_training_calibration.o
-       obj-$(CONFIG_SPL_BUILD) += mv_ddr4_training_db.o
-       obj-$(CONFIG_SPL_BUILD) += mv_ddr4_training_leveling.o
+       obj-$(CONFIG_XPL_BUILD) += mv_ddr4_mpr_pda_if.o
+       obj-$(CONFIG_XPL_BUILD) += mv_ddr4_training.o
+       obj-$(CONFIG_XPL_BUILD) += mv_ddr4_training_calibration.o
+       obj-$(CONFIG_XPL_BUILD) += mv_ddr4_training_db.o
+       obj-$(CONFIG_XPL_BUILD) += mv_ddr4_training_leveling.o
 endif
index 1645a79b405ccfa11746f0fc8bbfc4ac086c75e9..c9bc746cc2b6e5590d994d5536cee798876b463b 100644 (file)
@@ -2,20 +2,20 @@
 # SPDX-License-Identifier:     GPL-2.0+
 #
 
-obj-$(CONFIG_SPL_BUILD) += ddr3_a38x.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_a38x_training.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_debug.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_hws_hw_training.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_init.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_bist.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_centralization.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_db.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_hw_algo.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_ip_engine.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_leveling.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_pbs.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_training_static.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_a38x.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_a38x_training.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_debug.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_hws_hw_training.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_init.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_bist.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_centralization.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_db.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_hw_algo.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_ip_engine.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_leveling.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_pbs.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_training_static.o
 
 define IncludeSymbolRename
   CFLAGS_$(1) = -include $(srctree)/drivers/ddr/marvell/a38x/old/glue_symbol_renames.h
index d04d9a21db2b9b633d0d2a18f31db8044c1be1f1..01e427296e64fff1fe060a7af12a5c639203fe60 100644 (file)
@@ -1,12 +1,12 @@
 # SPDX-License-Identifier: GPL-2.0+
 
-obj-$(CONFIG_SPL_BUILD) += ddr3_dfs.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_dqs.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_hw_training.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_init.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_pbs.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_read_leveling.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_sdram.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_spd.o
-obj-$(CONFIG_SPL_BUILD) += ddr3_write_leveling.o
-obj-$(CONFIG_SPL_BUILD) += xor.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_dfs.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_dqs.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_hw_training.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_init.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_pbs.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_read_leveling.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_sdram.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_spd.o
+obj-$(CONFIG_XPL_BUILD) += ddr3_write_leveling.o
+obj-$(CONFIG_XPL_BUILD) += xor.o
index f99507d86c6146e7165ad17a727cdb029640bc69..4b1b80d7abe7a1dda8c188b896731955c8152d47 100644 (file)
@@ -260,7 +260,7 @@ int zynqmp_pmufw_load_config_object(const void *cfg_obj, size_t size)
        int err;
        u32 ret_payload[PAYLOAD_ARG_CNT];
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD))
+       if (IS_ENABLED(CONFIG_XPL_BUILD))
                printf("Loading new PMUFW cfg obj (%ld bytes)\n", size);
 
        flush_dcache_range((ulong)cfg_obj, (ulong)(cfg_obj + size));
@@ -282,7 +282,7 @@ int zynqmp_pmufw_load_config_object(const void *cfg_obj, size_t size)
        if (ret_payload[0])
                printf("PMUFW returned 0x%08x status!\n", ret_payload[0]);
 
-       if ((err || ret_payload[0]) && IS_ENABLED(CONFIG_SPL_BUILD))
+       if ((err || ret_payload[0]) && IS_ENABLED(CONFIG_XPL_BUILD))
                panic("PMUFW config object loading failed in EL3\n");
 
        return 0;
@@ -354,7 +354,7 @@ int __maybe_unused xilinx_pm_request(u32 api_id, u32 arg0, u32 arg1, u32 arg2,
        debug("%s at EL%d, API ID: 0x%0x, 0x%0x, 0x%0x, 0x%0x, 0x%0x\n",
              __func__, current_el(), api_id, arg0, arg1, arg2, arg3);
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) || current_el() == 3) {
+       if (IS_ENABLED(CONFIG_XPL_BUILD) || current_el() == 3) {
 #if defined(CONFIG_ZYNQMP_IPI)
                /*
                 * Use fixed payload and arg size as the EL2 call. The firmware
@@ -416,10 +416,10 @@ static int zynqmp_firmware_bind(struct udevice *dev)
        int ret;
        struct udevice *child;
 
-       if ((IS_ENABLED(CONFIG_SPL_BUILD) &&
+       if ((IS_ENABLED(CONFIG_XPL_BUILD) &&
             IS_ENABLED(CONFIG_SPL_POWER_DOMAIN) &&
             IS_ENABLED(CONFIG_ZYNQMP_POWER_DOMAIN)) ||
-            (!IS_ENABLED(CONFIG_SPL_BUILD) &&
+            (!IS_ENABLED(CONFIG_XPL_BUILD) &&
              IS_ENABLED(CONFIG_ZYNQMP_POWER_DOMAIN))) {
                ret = device_bind_driver_to_node(dev, "zynqmp_power_domain",
                                                 "zynqmp_power_domain",
index 45caef4f5c108e86ae35bcca3692692aae622403..5a65bd98779b88ac215705fdfc97fdc62468b321 100644 (file)
@@ -17,7 +17,7 @@
 #define RECONFIG_STATUS_POLL_RESP_TIMEOUT_MS           60000
 #define RECONFIG_STATUS_INTERVAL_DELAY_US              1000000
 
-#if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_ATF)
+#if !defined(CONFIG_XPL_BUILD) && defined(CONFIG_SPL_ATF)
 
 #define BITSTREAM_CHUNK_SIZE                           0xFFFF0
 #define RECONFIG_STATUS_POLL_RETRY_MAX                 100
index 57467b4d975aac8ecccdc828b6307243c6ca3af3..3e86d854a016590f62ba38fb92c7998e3635c3a0 100644 (file)
@@ -414,13 +414,13 @@ static int zynq_load(xilinx_desc *desc, const void *buf, size_t bsize,
        if (bstype != BIT_PARTIAL)
                zynq_slcr_devcfg_enable();
 
-       if (!IS_ENABLED(CONFIG_SPL_BUILD))
+       if (!IS_ENABLED(CONFIG_XPL_BUILD))
                puts("INFO:post config was not run, please run manually if needed\n");
 
        return FPGA_SUCCESS;
 }
 
-#if defined(CONFIG_CMD_FPGA_LOADFS) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_CMD_FPGA_LOADFS) && !defined(CONFIG_XPL_BUILD)
 static int zynq_loadfs(xilinx_desc *desc, const void *buf, size_t bsize,
                       fpga_fs_info *fsinfo)
 {
@@ -504,7 +504,7 @@ static int zynq_loadfs(xilinx_desc *desc, const void *buf, size_t bsize,
 
 struct xilinx_fpga_op zynq_op = {
        .load = zynq_load,
-#if defined(CONFIG_CMD_FPGA_LOADFS) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_CMD_FPGA_LOADFS) && !defined(CONFIG_XPL_BUILD)
        .loadfs = zynq_loadfs,
 #endif
 };
index da0faf052464c52070e5ad41f25e32b8cf74349d..990a670dd7bfa7a0af65bb1576749a2ff2d6de34 100644 (file)
@@ -3,7 +3,7 @@
 # Copyright 2000-2008
 # Wolfgang Denk, DENX Software Engineering, wd@denx.de.
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_DWAPB_GPIO)       += dwapb_gpio.o
 obj-$(CONFIG_AXP_GPIO)         += axp_gpio.o
 obj-$(CONFIG_DM_74X164)                += 74x164_gpio.o
index 92ce68dd4a135e8a63dec23f9ececada23fbbfb6..0213271e3a69d7d6b39837f9dca902149368672a 100644 (file)
@@ -412,7 +412,7 @@ int dm_gpio_request(struct gpio_desc *desc, const char *label)
 
 static int dm_gpio_requestf(struct gpio_desc *desc, const char *fmt, ...)
 {
-#if !defined(CONFIG_SPL_BUILD) || !CONFIG_IS_ENABLED(USE_TINY_PRINTF)
+#if !defined(CONFIG_XPL_BUILD) || !CONFIG_IS_ENABLED(USE_TINY_PRINTF)
        va_list args;
        char buf[40];
 
@@ -461,7 +461,7 @@ int gpio_request(unsigned gpio, const char *label)
  */
 int gpio_requestf(unsigned gpio, const char *fmt, ...)
 {
-#if !defined(CONFIG_SPL_BUILD) || !CONFIG_IS_ENABLED(USE_TINY_PRINTF)
+#if !defined(CONFIG_XPL_BUILD) || !CONFIG_IS_ENABLED(USE_TINY_PRINTF)
        va_list args;
        char buf[40];
 
index fc4dcf9f98615ce32e344814912b99fcb71e91ba..2fb14590c0fec134dee400c0e2e493b8799b237c 100644 (file)
@@ -143,7 +143,7 @@ int pca953x_get_val(uint8_t chip)
        return (int)val;
 }
 
-#if defined(CONFIG_CMD_PCA953X) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_CMD_PCA953X) && !defined(CONFIG_XPL_BUILD)
 /*
  * Display pca953x information
  */
index 24ba12dd820e68199499e53b05b13889e130d6c3..57c49c7593948c6c4cff769f34b90a1875f3b486 100644 (file)
@@ -126,7 +126,7 @@ static int rockchip_gpio_get_function(struct udevice *dev, unsigned offset)
 }
 
 /* Simple SPL interface to GPIOs */
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 
 enum {
        PULL_NONE_1V8 = 0,
@@ -169,7 +169,7 @@ int spl_gpio_output(void *vregs, uint gpio, int value)
 
        return 0;
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 static int rockchip_gpio_probe(struct udevice *dev)
 {
index 83e65aa4aec4490af99956ef3ede5beb2c6bf220..53dbbe97b5a02d09fbf0124268faaffa31b1315f 100644 (file)
@@ -92,7 +92,7 @@ static void s5p_gpio_set_value(struct s5p_gpio_bank *bank, int gpio, int en)
        writel(value, &bank->dat);
 }
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 /* Common GPIO API - SPL does not support driver model yet */
 int gpio_set_value(unsigned gpio, int value)
 {
@@ -118,7 +118,7 @@ static unsigned int s5p_gpio_get_value(struct s5p_gpio_bank *bank, int gpio)
        value = readl(&bank->dat);
        return !!(value & DAT_MASK(gpio));
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 static void s5p_gpio_set_pull(struct s5p_gpio_bank *bank, int gpio, int mode)
 {
@@ -185,7 +185,7 @@ int s5p_gpio_get_pin(unsigned gpio)
 }
 
 /* Driver model interface */
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 /* set GPIO pin 'gpio' as an input */
 static int exynos_gpio_direction_input(struct udevice *dev, unsigned offset)
 {
@@ -230,7 +230,7 @@ static int exynos_gpio_set_value(struct udevice *dev, unsigned offset,
 
        return 0;
 }
-#endif /* nCONFIG_SPL_BUILD */
+#endif /* nCONFIG_XPL_BUILD */
 
 /*
  * There is no common GPIO API for pull, drv, pin, rate (yet). These
@@ -260,7 +260,7 @@ void gpio_set_rate(int gpio, int mode)
                          s5p_gpio_get_pin(gpio), mode);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static int exynos_gpio_get_function(struct udevice *dev, unsigned offset)
 {
        struct exynos_bank_info *state = dev_get_priv(dev);
index 218ca2af397d1b9195fc84dbfa427461c06e0d21..2ca4960f17ac406988db35b68481534b436eb161 100644 (file)
@@ -245,7 +245,7 @@ int sunxi_name_to_gpio(const char *name)
 {
        unsigned int gpio;
        int ret;
-#if !defined CONFIG_SPL_BUILD && defined CONFIG_AXP_GPIO
+#if !defined CONFIG_XPL_BUILD && defined CONFIG_AXP_GPIO
        char lookup[8];
 
        if (strcasecmp(name, "AXP0-VBUS-ENABLE") == 0) {
index 1d45b50074613b31039db96cf6895678b400e06a..8307a07e14e9a4c7506381559290d0d8eff31305 100644 (file)
@@ -164,7 +164,7 @@ int tca642x_set_inital_state(uchar chip, struct tca642x_bank_info init_data[])
        return ret;
 }
 
-#if defined(CONFIG_CMD_TCA642X) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_CMD_TCA642X) && !defined(CONFIG_XPL_BUILD)
 /*
  * Display tca642x information
  */
index 0c40d36c41e205073c02b95bf7abd0d511092517..6cafffaad923d8c17d56129883c622621f72ed70 100644 (file)
@@ -323,7 +323,7 @@ static int gpio_tegra_bind(struct udevice *parent)
                return 0;
 
        /* TODO(sjg@chromium.org): Remove once SPL supports device tree */
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        ctlr = (struct gpio_ctlr *)NV_PA_GPIO_BASE;
        bank_count = TEGRA_GPIO_BANKS;
 #else
index 71f315adf6fa13e5887e47751787d6abe824244d..3e855346bce0b99c3c87b8d1283b0ecc3012fa61 100644 (file)
@@ -8,7 +8,7 @@ obj-$(CONFIG_$(SPL_TPL_)OF_CONTROL) += key_matrix.o
 obj-$(CONFIG_$(SPL_TPL_)DM_KEYBOARD) += input.o keyboard-uclass.o
 obj-$(CONFIG_BUTTON_KEYBOARD) += button_kbd.o
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 
 obj-$(CONFIG_APPLE_SPI_KEYB) += apple_spi_kbd.o
 obj-$(CONFIG_I8042_KEYB) += i8042.o
index 4df69734ed952c707992671577a375c6ddd3f75b..713d93a200c48376496e9b2194130fbfaaccee80 100644 (file)
@@ -108,7 +108,7 @@ static int zynqmp_ipi_send(struct mbox_chan *chan, const void *data)
                writel(msg->buf[i], &mbx[i]);
 
        /* Use SMC calls for Exception Level less than 3 where TF-A is available */
-       if (!IS_ENABLED(CONFIG_SPL_BUILD) && current_el() < 3) {
+       if (!IS_ENABLED(CONFIG_XPL_BUILD) && current_el() < 3) {
                ret = zynqmp_ipi_fw_call(zynqmp, SMC_IPI_MAILBOX_NOTIFY, 0);
 
                debug("%s, send %ld bytes\n", __func__, msg->len);
@@ -148,7 +148,7 @@ static int zynqmp_ipi_recv(struct mbox_chan *chan, void *data)
                msg->buf[i] = readl(&mbx[i]);
 
        /* Ack to remote if EL is not 3 */
-       if (!IS_ENABLED(CONFIG_SPL_BUILD) && current_el() < 3) {
+       if (!IS_ENABLED(CONFIG_XPL_BUILD) && current_el() < 3) {
                ret = zynqmp_ipi_fw_call(zynqmp, SMC_IPI_MAILBOX_ACK,
                                         IPI_SMC_ACK_EIRQ_MASK);
        }
@@ -168,7 +168,7 @@ static int zynqmp_ipi_dest_probe(struct udevice *dev)
 
        node = dev_ofnode(dev);
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) || of_machine_is_compatible("xlnx,zynqmp"))
+       if (IS_ENABLED(CONFIG_XPL_BUILD) || of_machine_is_compatible("xlnx,zynqmp"))
                zynqmp->el3_supported = true;
 
        ret = dev_read_u32(dev->parent, "xlnx,ipi-id", &zynqmp->local_id);
index e53d52c47b34c81e0cea096a063a579770a6d05b..51ef51f1ed3267a8491676b01bbce65d180ab911 100644 (file)
@@ -10,7 +10,7 @@ obj-$(CONFIG_$(SPL_TPL_)CROS_EC) += cros_ec.o
 obj-$(CONFIG_$(SPL_TPL_)CROS_EC_SANDBOX) += cros_ec_sandbox.o
 obj-$(CONFIG_$(SPL_TPL_)CROS_EC_LPC) += cros_ec_lpc.o
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_SANDBOX) += sandbox_adder.o
 obj-$(CONFIG_CROS_EC_I2C) += cros_ec_i2c.o
 obj-$(CONFIG_CROS_EC_SPI) += cros_ec_spi.o
@@ -19,13 +19,13 @@ obj-$(CONFIG_SANDBOX) += swap_case.o
 endif
 
 ifdef CONFIG_$(SPL_)DM_I2C
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_SANDBOX) += i2c_eeprom_emul.o
 obj-$(CONFIG_USB_HUB_USB251XB) += usb251xb.o
 endif
 endif
 ifdef CONFIG_SPL_OF_PLATDATA
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_SANDBOX) += spltest_sandbox.o
 endif
 endif
index feb02f970650e305df8c7554f333737cc0671df3..dee0bdd9663ae4294805e948928930346f0cad32 100644 (file)
@@ -389,7 +389,7 @@ static int gsc_probe(struct udevice *dev)
        if (priv->rtc)
                dev_set_priv(priv->rtc, priv);
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        gsc_banner(dev);
 #endif
 
index bbd7e24200bde6a7809dc38c462860719d5a842e..5d3db0bc4dfdea91a66de919e0494fe8ad6bc830 100644 (file)
@@ -191,7 +191,7 @@ static int imx8_scu_probe(struct udevice *dev)
        if (addr == FDT_ADDR_T_NONE)
                return -EINVAL;
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        plat->base = (struct mu_type *)CONFIG_MU_BASE_SPL;
 #else
        plat->base = (struct mu_type *)addr;
index 235c477c2e044d2b4737fa34f47743ebda2a3736..952201923d8094f462ada233bd09be0383992135 100644 (file)
@@ -20,7 +20,7 @@ endif
 
 obj-$(CONFIG_SUPPORT_EMMC_BOOT) += mmc_boot.o
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_SPL_MMC_BOOT) += fsl_esdhc_spl.o
 endif
 
index 83cdc9fd66d22ae7a7bddf8f89fa595a25d805cd..c8db4f811c2f7d5ad1d44993c393fbd1342c2e33 100644 (file)
@@ -301,7 +301,7 @@ struct mmc *find_mmc_device(int dev_num)
        ret = blk_find_device(UCLASS_MMC, dev_num, &dev);
 
        if (ret) {
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                printf("MMC Device %d not found\n", dev_num);
 #endif
                return NULL;
@@ -373,7 +373,7 @@ void mmc_do_preinit(void)
        }
 }
 
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
 void print_mmc_devices(char separator)
 {
        struct udevice *dev;
index 7e702c3ae854d347a7b5b447761143a52bd54c00..1c5c4b333512366a84238b1113608462a666a3c6 100644 (file)
@@ -328,7 +328,7 @@ int mmc_poll_for_busy(struct mmc *mmc, int timeout_ms)
                        break;
 
                if (status & MMC_STATUS_MASK) {
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                        log_err("Status Error: %#08x\n", status);
 #endif
                        return -ECOMM;
@@ -341,7 +341,7 @@ int mmc_poll_for_busy(struct mmc *mmc, int timeout_ms)
        }
 
        if (timeout_ms <= 0) {
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                log_err("Timeout waiting card ready\n");
 #endif
                return -ETIMEDOUT;
@@ -483,7 +483,7 @@ static int mmc_read_blocks(struct mmc *mmc, void *dst, lbaint_t start,
 
        if (blkcnt > 1) {
                if (mmc_send_stop_transmission(mmc, false)) {
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                        log_err("mmc fail to send stop cmd\n");
 #endif
                        return 0;
@@ -534,7 +534,7 @@ ulong mmc_bread(struct blk_desc *block_dev, lbaint_t start, lbaint_t blkcnt,
                return 0;
 
        if ((start + blkcnt) > block_dev->lba) {
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                log_err("MMC: block number 0x" LBAF " exceeds max(0x" LBAF ")\n",
                        start + blkcnt, block_dev->lba);
 #endif
@@ -2424,7 +2424,7 @@ static int mmc_startup_v4(struct mmc *mmc)
                mmc->capacity_gp[i] <<= 19;
        }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        if (part_completed) {
                mmc->enh_user_size =
                        (ext_csd[EXT_CSD_ENH_SIZE_MULT + 2] << 16) +
@@ -2723,7 +2723,7 @@ static int mmc_startup(struct mmc *mmc)
        bdesc->blksz = mmc->read_bl_len;
        bdesc->log2blksz = LOG2(bdesc->blksz);
        bdesc->lba = lldiv(mmc->capacity, mmc->read_bl_len);
-#if !defined(CONFIG_SPL_BUILD) || \
+#if !defined(CONFIG_XPL_BUILD) || \
                (defined(CONFIG_SPL_LIBCOMMON_SUPPORT) && \
                !CONFIG_IS_ENABLED(USE_TINY_PRINTF))
        sprintf(bdesc->vendor, "Man %06x Snr %04x%04x",
@@ -2741,7 +2741,7 @@ static int mmc_startup(struct mmc *mmc)
        bdesc->revision[0] = 0;
 #endif
 
-#if !defined(CONFIG_DM_MMC) && (!defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBDISK_SUPPORT))
+#if !defined(CONFIG_DM_MMC) && (!defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBDISK_SUPPORT))
        part_init(bdesc);
 #endif
 
@@ -2953,7 +2953,7 @@ retry:
                err = mmc_send_op_cond(mmc);
 
                if (err) {
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                        if (!quiet)
                                log_err("Card did not respond to voltage select! : %d\n",
                                        err);
@@ -3008,7 +3008,7 @@ int mmc_start_init(struct mmc *mmc)
 #endif
        if (no_card) {
                mmc->has_init = 0;
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
                log_err("MMC: no card present\n");
 #endif
                return -ENOMEDIUM;
@@ -3170,7 +3170,7 @@ int mmc_initialize(struct bd_info *bis)
        if (ret)
                return ret;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        print_mmc_devices(',');
 #endif
 
index a87d2276c1b851365b878fd8a49dacf47f6cff4d..8f8ba34be7174d5d639b41dfbb30ff3dacff13c2 100644 (file)
@@ -44,7 +44,7 @@ struct mmc *find_mmc_device(int dev_num)
                        return m;
        }
 
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
        printf("MMC Device %d not found\n", dev_num);
 #endif
 
@@ -93,7 +93,7 @@ void mmc_list_add(struct mmc *mmc)
        list_add_tail(&mmc->link, &mmc_devices);
 }
 
-#if !defined(CONFIG_SPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || defined(CONFIG_SPL_LIBCOMMON_SUPPORT)
 void print_mmc_devices(char separator)
 {
        struct mmc *m;
index b32123758eaba90842c5b0dcb6b1396c6d75461f..fc45f017e5d60c1b921d3e2f538e685b32a678b8 100644 (file)
@@ -67,7 +67,7 @@ static inline ulong mmc_bwrite(struct blk_desc *block_dev, lbaint_t start,
 }
 #endif
 
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 #ifdef CONFIG_MMC_TRACE
 void mmmc_trace_before_send(struct mmc *mmc, struct mmc_cmd *cmd);
index 8e51453d2aee09667c81a36064cb08449f1a538d..e66ab25d02a48f206e04cc79b3a32184ba1da041 100644 (file)
@@ -59,8 +59,8 @@
 DECLARE_GLOBAL_DATA_PTR;
 
 /* simplify defines to OMAP_HSMMC_USE_GPIO */
-#if (defined(CONFIG_OMAP_GPIO) && !defined(CONFIG_SPL_BUILD)) || \
-       (defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_GPIO))
+#if (defined(CONFIG_OMAP_GPIO) && !defined(CONFIG_XPL_BUILD)) || \
+       (defined(CONFIG_XPL_BUILD) && defined(CONFIG_SPL_GPIO))
 #define OMAP_HSMMC_USE_GPIO
 #else
 #undef OMAP_HSMMC_USE_GPIO
index fb77b049834501f6ce8a6628f9afccfe6b546279..ca5752d24f125b0f1b0ad915f23863adebae0a15 100644 (file)
@@ -83,7 +83,7 @@ static int rockchip_dwmmc_of_to_plat(struct udevice *dev)
                return -EINVAL;
        priv->fifo_mode = dev_read_bool(dev, "fifo-mode");
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        if (!priv->fifo_mode)
                priv->fifo_mode = dev_read_bool(dev, "u-boot,spl-fifo-mode");
 #endif
index 35667b86b50b2c8829b280783b5970a9c204ddf9..a25bcaf017f18065ceb8d307387c84fcf9bb665b 100644 (file)
@@ -609,7 +609,7 @@ static int rockchip_sdhci_probe(struct udevice *dev)
         * Disable use of DMA and force use of PIO mode in SPL to fix an issue
         * where loading part of TF-A into SRAM using DMA silently fails.
         */
-       if (IS_ENABLED(CONFIG_SPL_BUILD) &&
+       if (IS_ENABLED(CONFIG_XPL_BUILD) &&
            dev_read_bool(dev, "u-boot,spl-fifo-mode"))
                host->flags &= ~USE_DMA;
 
index 3147d3019c0a26c21c5c1cc2de4c8f1ae68daf65..9dc1ceaa09b4f94ccbf3bd53b44897f30a8bf6db 100644 (file)
@@ -61,7 +61,7 @@ static int socfpga_dwmci_clksel(struct dwmci_host *host)
        debug("%s: drvsel %d smplsel %d\n", __func__,
              priv->drvsel, priv->smplsel);
 
-#if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_ATF)
+#if !defined(CONFIG_XPL_BUILD) && defined(CONFIG_SPL_ATF)
        int ret;
 
        ret = socfpga_secure_reg_write32(SOCFPGA_SECURE_REG_SYSMGR_SOC64_SDMMC,
index 0b396122b464b84a84a7b6e4377e62814d805164..9fff1bc1a10396660f51205633d37c1f0b327026 100644 (file)
@@ -385,7 +385,7 @@ static bool tmio_sd_addr_is_dmaable(struct mmc_data *data)
                        return false;
        }
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        if (IS_ENABLED(CONFIG_ARCH_UNIPHIER) && !IS_ENABLED(CONFIG_ARM64)) {
                /*
                 * For UniPhier ARMv7 SoCs, the stack is allocated in locked
index 5b3650d52eead9124f3a5169288a09a252e97ddd..cc89ff767ab29cc609d0d76cac6e89e5f9b8e86c 100644 (file)
@@ -36,7 +36,7 @@ static ulong uniphier_sd_clk_get_rate(struct tmio_sd_priv *priv)
 {
 #if CONFIG_IS_ENABLED(CLK)
        return clk_get_rate(&priv->clk);
-#elif CONFIG_SPL_BUILD
+#elif CONFIG_XPL_BUILD
        return 100000000;
 #else
        return 0;
@@ -50,7 +50,7 @@ static int uniphier_sd_probe(struct udevice *dev)
        priv->clk_get_rate = uniphier_sd_clk_get_rate;
        priv->read_poll_flag = TMIO_SD_DMA_INFO1_END_RD2;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        int ret;
 
        ret = clk_get_by_index(dev, 0, &priv->clk);
index 24d0556cd377c31cc26208c9646d11204134d4d2..0e2bdab4e7e1cbf2f453c73b656c4b7ce5c82a60 100644 (file)
@@ -289,7 +289,7 @@ static inline int arasan_zynqmp_set_in_tapdelay(u32 node_id, u32 itap_delay)
 {
        int ret;
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) || current_el() == 3) {
+       if (IS_ENABLED(CONFIG_XPL_BUILD) || current_el() == 3) {
                if (node_id == NODE_SD_0) {
                        ret = zynqmp_mmio_write(SD_ITAP_DLY, SD0_ITAPCHGWIN,
                                                SD0_ITAPCHGWIN);
@@ -339,7 +339,7 @@ static inline int arasan_zynqmp_set_in_tapdelay(u32 node_id, u32 itap_delay)
 
 static inline int arasan_zynqmp_set_out_tapdelay(u32 node_id, u32 otap_delay)
 {
-       if (IS_ENABLED(CONFIG_SPL_BUILD) || current_el() == 3) {
+       if (IS_ENABLED(CONFIG_XPL_BUILD) || current_el() == 3) {
                if (node_id == NODE_SD_0)
                        return zynqmp_mmio_write(SD_OTAP_DLY,
                                                 SD0_OTAPDLYSEL_MASK,
@@ -356,7 +356,7 @@ static inline int arasan_zynqmp_set_out_tapdelay(u32 node_id, u32 otap_delay)
 
 static inline int zynqmp_dll_reset(u32 node_id, u32 type)
 {
-       if (IS_ENABLED(CONFIG_SPL_BUILD) || current_el() == 3) {
+       if (IS_ENABLED(CONFIG_XPL_BUILD) || current_el() == 3) {
                if (node_id == NODE_SD_0)
                        return zynqmp_mmio_write(SD_DLL_CTRL, SD0_DLL_RST,
                                                 type == PM_DLL_RESET_ASSERT ?
index 10d575e9f93b519d763b40a7ceaddac15ded4aa5..db010417b86f0da81629e142c845996bcaccc74e 100644 (file)
@@ -16,7 +16,7 @@ mtd-$(CONFIG_RENESAS_RPC_HF) += renesas_rpc_hf.o
 mtd-$(CONFIG_HBMC_AM654) += hbmc-am654.o
 
 # U-Boot build
-ifeq ($(CONFIG_SPL_BUILD)$(CONFIG_TPL_BUILD),)
+ifeq ($(CONFIG_XPL_BUILD)$(CONFIG_TPL_BUILD),)
 
 ifneq ($(mtd-y),)
 obj-y += mtd.o
index 96e186600a185e81b827f447a81ff3ec865afa98..68b53dced1b8e60a9805be2c4501625a7bd62a73 100644 (file)
@@ -1,6 +1,6 @@
 # SPDX-License-Identifier: GPL-2.0+
 
-ifeq ($(CONFIG_SPL_BUILD)$(CONFIG_TPL_BUILD),)
+ifeq ($(CONFIG_XPL_BUILD)$(CONFIG_TPL_BUILD),)
 nandcore-objs := core.o bbt.o
 obj-$(CONFIG_MTD_NAND_CORE) += nandcore.o
 obj-$(CONFIG_MTD_RAW_NAND) += raw/
index 46fead6fa487d9fa086fca8b3e9c03fc8f9af3b9..ca10ac7aecbfa4c4ef149cc724e46982ad6c89d5 100644 (file)
@@ -3,7 +3,7 @@
 # (C) Copyright 2006
 # Wolfgang Denk, DENX Software Engineering, wd@denx.de.
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 
 ifdef CONFIG_SPL_NAND_DRIVERS
 NORMAL_DRIVERS=y
index 4dbf7b47135c69257cbeb2ce549bf8312548f296..605298628d61cb19c403aa361f7905574104c9ac 100644 (file)
@@ -1251,7 +1251,7 @@ static int at91_nand_ready(struct mtd_info *mtd)
 }
 #endif
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 /* The following code is for SPL */
 static struct mtd_info *mtd;
 static struct nand_chip nand_chip;
@@ -1526,4 +1526,4 @@ void board_nand_init(void)
                if (atmel_nand_chip_init(i, base_addr[i]))
                        log_err("atmel_nand: Fail to initialize #%d chip", i);
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
index c89661badbf506a56e99ef6b83df7caffd350630..4430c4e93ee12a6821100d81a20a4aa338001a90 100644 (file)
@@ -152,7 +152,7 @@ static void lpc32xx_nand_init(void)
                &lpc32xx_nand_mlc_registers->time_reg);
 }
 
-#if !defined(CONFIG_SPL_BUILD)
+#if !defined(CONFIG_XPL_BUILD)
 
 /**
  * lpc32xx_cmd_ctrl - write command to either cmd or data register
@@ -606,7 +606,7 @@ void board_nand_init(void)
                pr_err("nand_register returned %i", ret);
 }
 
-#else /* defined(CONFIG_SPL_BUILD) */
+#else /* defined(CONFIG_XPL_BUILD) */
 
 void nand_init(void)
 {
@@ -770,4 +770,4 @@ unsigned int nand_page_size(void)
        return BYTES_PER_PAGE;
 }
 
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
index 4d643bc64bc2ac089819b870626cf98c124e1d93..109c31fb4d10b0893189c6b450e1cfcd957de134 100644 (file)
@@ -84,7 +84,7 @@ static struct nand_ecclayout lpc32xx_nand_oob_16 = {
        }
 };
 
-#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_XPL_BUILD)
 #define ECCSTEPS       (CONFIG_SYS_NAND_PAGE_SIZE / CFG_SYS_NAND_ECCSIZE)
 
 /*
@@ -162,7 +162,7 @@ static int lpc32xx_nand_dev_ready(struct mtd_info *mtd)
        return readl(&lpc32xx_nand_slc_regs->stat) & STAT_NAND_READY;
 }
 
-#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_XPL_BUILD)
 /*
  * Prepares DMA descriptors for NAND RD/WR operations
  * If the size is < 256 Bytes then it is assumed to be
@@ -510,7 +510,7 @@ static void lpc32xx_write_byte(struct mtd_info *mtd, uint8_t byte)
  */
 int board_nand_init(struct nand_chip *lpc32xx_chip)
 {
-#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_XPL_BUILD)
        int ret;
 
        /* Acquire a channel for our use */
@@ -533,7 +533,7 @@ int board_nand_init(struct nand_chip *lpc32xx_chip)
        lpc32xx_chip->read_byte  = lpc32xx_read_byte;
        lpc32xx_chip->write_byte = lpc32xx_write_byte;
 
-#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_DMA_LPC32XX) && !defined(CONFIG_XPL_BUILD)
        /* Hardware ECC calculation is supported when DMA driver is selected */
        lpc32xx_chip->ecc.mode          = NAND_ECC_HW;
 
index 0545c23e26896bed1f2872686000e7555ba4150b..1b65c6f64435e290265bdd1b38f739879a9ec517 100644 (file)
@@ -414,7 +414,7 @@ static int nand_block_markbad_lowlevel(struct mtd_info *mtd, loff_t ofs)
 {
        struct nand_chip *chip = mtd_to_nand(mtd);
        int ret = 0;
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        int res;
 #endif
 
@@ -434,7 +434,7 @@ static int nand_block_markbad_lowlevel(struct mtd_info *mtd, loff_t ofs)
                nand_release_device(mtd);
        }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        /* Mark block bad in BBT */
        if (chip->bbt) {
                res = nand_markbad_bbt(mtd, ofs);
@@ -488,7 +488,7 @@ static int nand_block_isreserved(struct mtd_info *mtd, loff_t ofs)
        if (!chip->bbt)
                return 0;
        /* Return info from the table */
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        return nand_isreserved_bbt(mtd, ofs);
 #else
        return 0;
@@ -518,7 +518,7 @@ static int nand_block_checkbad(struct mtd_info *mtd, loff_t ofs, int allowbbt)
                return chip->block_bad(mtd, ofs);
 
        /* Return info from the table */
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        return nand_isbad_bbt(mtd, ofs, allowbbt);
 #else
        return 0;
@@ -3729,7 +3729,7 @@ static void nand_set_defaults(struct nand_chip *chip, int busw)
        if (!chip->read_buf || chip->read_buf == nand_read_buf)
                chip->read_buf = busw ? nand_read_buf16 : nand_read_buf;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        if (!chip->scan_bbt)
                chip->scan_bbt = nand_default_bbt;
 #endif
index a36e2a148ccceda1d63d898d5423a9c0737d6d59..9c704c60e8eec2c9888418e5bd5b8ccf6fc36291 100644 (file)
@@ -1011,7 +1011,7 @@ static int omap_select_ecc_scheme(struct nand_chip *nand,
        return 0;
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 /*
  * omap_nand_switch_ecc - switch the ECC operation between different engines
  * (h/w and s/w) and different algorithms (hamming and BCHx)
@@ -1072,7 +1072,7 @@ int __maybe_unused omap_nand_switch_ecc(uint32_t hardware, uint32_t eccstrength)
                err = nand_scan_tail(mtd);
        return err;
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 /*
  * Board-specific NAND initialization. The following members of the
index 456e841b1c45812b6ee43e724c83f877e118c50b..3678bb8a41b80af9d2cb887df32c92da91155954 100644 (file)
@@ -680,7 +680,7 @@ void board_nand_init(void)
                log_info("Failed to get sandbox NAND: %d\n", err);
 }
 
-#if IS_ENABLED(CONFIG_SPL_BUILD) && IS_ENABLED(CONFIG_SPL_NAND_INIT)
+#if IS_ENABLED(CONFIG_XPL_BUILD) && IS_ENABLED(CONFIG_SPL_NAND_INIT)
 void nand_deselect(void)
 {
        nand_chip->select_chip(nand_to_mtd(nand_chip), -1);
index 4dc417a5794be836615d398f0abd112852970214..7f4a8514c177eac7915a1ee10deb9a1f213023b8 100644 (file)
@@ -3,7 +3,7 @@
 # Copyright (C) 2005-2007 Samsung Electronics.
 # Kyungmin Park <kyungmin.park@samsung.com>
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_CMD_ONENAND)      := onenand_uboot.o onenand_base.o onenand_bbt.o
 obj-$(CONFIG_SAMSUNG_ONENAND)  += samsung.o
 else
index 409395382f5a829f80b286eafa3cb72bda2e1b66..2a287a62a471619ee6476b97a7185e16484be28f 100644 (file)
@@ -6,7 +6,7 @@
 obj-$(CONFIG_$(SPL_TPL_)DM_SPI_FLASH) += sf-uclass.o
 spi-nor-y := sf_probe.o spi-nor-ids.o
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_SPL_SPI_BOOT)     += fsl_espi_spl.o
 ifeq ($(CONFIG_$(SPL_TPL_)SPI_FLASH_TINY),y)
 spi-nor-y += spi-nor-tiny.o
index a4d15bd64aa2e18bc020a7b15b7a93f514ecc977..102a92368267b28a6602aa7edb025794ed212aad 100644 (file)
@@ -54,7 +54,7 @@ struct spi_flash *spi_flash_probe(unsigned int busnum, unsigned int cs,
        struct udevice *bus;
        char *str;
 
-#if defined(CONFIG_SPL_BUILD) && CONFIG_IS_ENABLED(USE_TINY_PRINTF)
+#if defined(CONFIG_XPL_BUILD) && CONFIG_IS_ENABLED(USE_TINY_PRINTF)
        str = "spi_flash";
 #else
        char name[30];
index 6db24189c8eaa67338af162370b4af1d78834b1f..438eb3698d5c1806fc3c0870af99a41838bfa24c 100644 (file)
@@ -438,7 +438,7 @@ static int add_dataflash(struct udevice *dev, char *name, int nr_pages,
        spi_flash->size = nr_pages * pagesize;
        spi_flash->erase_size = pagesize;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        printf("SPI DataFlash: Detected %s with page size ", spi_flash->name);
        print_size(spi_flash->page_size, ", erase size ");
        print_size(spi_flash->erase_size, ", total ");
index 8f7a77e716933e783f5f59d377abaad1a1ea9e71..b29b390a0ae18d6c704898914acb55bd62363820 100644 (file)
@@ -1030,7 +1030,7 @@ static int spi_nor_erase(struct mtd_info *mtd, struct erase_info *instr)
 
        while (len) {
                schedule();
-               if (!IS_ENABLED(CONFIG_SPL_BUILD) && ctrlc()) {
+               if (!IS_ENABLED(CONFIG_XPL_BUILD) && ctrlc()) {
                        addr_known = false;
                        ret = -EINTR;
                        goto erase_err;
@@ -4262,7 +4262,7 @@ int spi_nor_scan(struct spi_nor *nor)
        nor->erase_size = mtd->erasesize;
        nor->sector_size = mtd->erasesize;
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        printf("SF: Detected %s with page size ", nor->name);
        print_size(nor->page_size, ", erase size ");
        print_size(nor->erase_size, ", total ");
index 270c1b0ca6ccd86749073c2e42ca8578b7aaccf9..87fb7e887e72a0ab964bea60d7fce66660b37353 100644 (file)
@@ -37,7 +37,7 @@ static int dwxgmac_socfpga_do_setphy(struct udevice *dev, u32 modereg)
        u32 modemask = SYSMGR_EMACGRP_CTRL_PHYSEL_MASK <<
                       xgmac->syscon_phy_regshift;
 
-       if (!(IS_ENABLED(CONFIG_SPL_BUILD)) && IS_ENABLED(CONFIG_SPL_ATF)) {
+       if (!(IS_ENABLED(CONFIG_XPL_BUILD)) && IS_ENABLED(CONFIG_SPL_ATF)) {
                u32 index = ((u64)xgmac->syscon_phy - socfpga_get_sysmgr_addr() -
                             SYSMGR_SOC64_EMAC0) >> 2;
 
index bba3fc4d34b0e0555b590abeccf56801e2eebe48..a9e2d8c097254de1d5f537ad36742f5b96ac4ad6 100644 (file)
@@ -68,7 +68,7 @@ static int dwmac_socfpga_do_setphy(struct udevice *dev, u32 modereg)
        struct dwmac_socfpga_plat *pdata = dev_get_plat(dev);
        u32 modemask = SYSMGR_EMACGRP_CTRL_PHYSEL_MASK << pdata->reg_shift;
 
-#if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_ATF)
+#if !defined(CONFIG_XPL_BUILD) && defined(CONFIG_SPL_ATF)
        u32 index = ((u64)pdata->phy_intf - socfpga_get_sysmgr_addr() -
                     SYSMGR_SOC64_EMAC0) >> 2;
 
index ede3959c94f0ee4234433eb07b1d072ff1d3c58c..2c373c7c12e4d7700d5fc3c8e92f0bd2e36c9697 100644 (file)
@@ -671,7 +671,7 @@ const struct pinctrl_ops mtk_pinctrl_ops = {
 };
 
 #if CONFIG_IS_ENABLED(DM_GPIO) || \
-    (defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_GPIO))
+    (defined(CONFIG_XPL_BUILD) && defined(CONFIG_SPL_GPIO))
 static int mtk_gpio_get(struct udevice *dev, unsigned int off)
 {
        int val, err;
@@ -814,7 +814,7 @@ int mtk_pinctrl_common_probe(struct udevice *dev,
        }
 
 #if CONFIG_IS_ENABLED(DM_GPIO) || \
-    (defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_GPIO))
+    (defined(CONFIG_XPL_BUILD) && defined(CONFIG_SPL_GPIO))
        ret = mtk_gpiochip_register(dev);
 #endif
 
index eada1001240cdc65a7c45b8aa7c6b18ff71edfc4..fbf0271f08a5e74fe2c848c51190744fee6e87bd 100644 (file)
@@ -39,7 +39,7 @@ struct stm32_gpio_bank {
        struct list_head list;
 };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 
 static char pin_name[PINNAME_SIZE];
 static const char * const pinmux_mode[GPIOF_COUNT] = {
@@ -488,7 +488,7 @@ static struct pinctrl_ops stm32_pinctrl_ops = {
 #else /* PINCTRL_FULL */
        .set_state_simple       = stm32_pinctrl_set_state_simple,
 #endif /* PINCTRL_FULL */
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        .get_pin_name           = stm32_pinctrl_get_pin_name,
        .get_pins_count         = stm32_pinctrl_get_pins_count,
        .get_pin_muxing         = stm32_pinctrl_get_pin_muxing,
index 75d3cabc62b0217ab31739d4721782135eda1ff8..b1dda417475704d34a509879774e1e5bba9fcf01 100644 (file)
@@ -1,5 +1,5 @@
 # SPDX-License-Identifier: GPL-2.0
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 ifdef CONFIG_TEGRA20
 obj-y += pinctrl-tegra20.o
 else
index 5951835d6e855eb3ecbe6a03cb15d064853a037f..da7bb4f637714955468a179d26f36ac5ca52c12f 100644 (file)
@@ -126,7 +126,7 @@ struct uniphier_pinctrl_socdata {
 
 #define __UNIPHIER_PINMUX_FUNCTION(func)       #func
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        /*
         * a tricky way to drop unneeded *_pins and *_muxvals arrays from SPL,
         * suppressing "defined but not used" warnings.
index 6f7e6fb0a6bdd60d3c8330b49e24af0b1bae64ba..5a987194cda63aff808e9b1f47b95f577f47e8b7 100644 (file)
@@ -9,7 +9,7 @@ obj-y += pmic/
 obj-y += regulator/
 
 obj-$(CONFIG_AXP221_POWER)     += axp221.o
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_AXP152_POWER)     += axp152.o
 obj-$(CONFIG_AXP209_POWER)     += axp209.o
 obj-$(CONFIG_AXP305_POWER)     += axp_spl.o
index 4d5a5ceafadbb136a482d24abe0f0636bec24e00..a14555cf472f80daed70eab174c2e9b980603580 100644 (file)
@@ -237,7 +237,7 @@ static int rk8xx_bind(struct udevice *dev)
        if (!children)
                debug("%s: %s - no child found\n", __func__, dev->name);
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) &&
+       if (IS_ENABLED(CONFIG_XPL_BUILD) &&
            IS_ENABLED(CONFIG_ROCKCHIP_RK8XX_DISABLE_BOOT_ON_POWERON))
                dev_or_flags(dev, DM_FLAG_PROBE_AFTER_BIND);
 
@@ -331,7 +331,7 @@ static int rk8xx_probe(struct udevice *dev)
                      pmic_reg_read(dev, init_data[i].reg));
        }
 
-       if (!IS_ENABLED(CONFIG_SPL_BUILD)) {
+       if (!IS_ENABLED(CONFIG_XPL_BUILD)) {
                printf("PMIC:  RK%x ", show_variant);
                if (on_source && off_source)
                        printf("(on=0x%02x, off=0x%02x)",
index c99a0c27b3360ad5f13655f99380f56c660cf0f4..f0415fbd1729b2756ff33cb9e5514336521f4d4b 100644 (file)
@@ -91,7 +91,7 @@ static int stpmic1_bind(struct udevice *dev)
                dev_dbg(dev, "no child found\n");
 #endif /* DM_REGULATOR */
 
-       if (!IS_ENABLED(CONFIG_SPL_BUILD)) {
+       if (!IS_ENABLED(CONFIG_XPL_BUILD)) {
                ret = device_bind_driver(dev, "stpmic1-nvm",
                                         "stpmic1-nvm", NULL);
                if (ret)
@@ -124,7 +124,7 @@ U_BOOT_DRIVER(pmic_stpmic1) = {
        .ops = &stpmic1_ops,
 };
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static int stpmic1_nvm_rw(struct udevice *dev, u8 addr, u8 *buf, int buf_len,
                          enum pmic_nvm_op op)
 {
@@ -230,7 +230,7 @@ U_BOOT_DRIVER(stpmic1_nvm) = {
        .id = UCLASS_MISC,
        .ops = &stpmic1_nvm_ops,
 };
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 #ifdef CONFIG_SYSRESET
 static int stpmic1_sysreset_request(struct udevice *dev, enum sysreset_t type)
index 1caf9f0934689c042d5bc0ec2f72e45a13f19b48..61b2fe5f54ae0292548f54f0abc0d5e7b917c2c7 100644 (file)
@@ -78,7 +78,7 @@ struct pmic *pmic_get(const char *s)
        return NULL;
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 static int pmic_dump(struct pmic *p)
 {
        int i, ret;
index 34e61511d884c2318e25052c28283ecec73fe194..3f18ee65ce07638e1e1587f794a330f6e24414cd 100644 (file)
@@ -16,7 +16,7 @@
 #include <power/pmic.h>
 #include <power/regulator.h>
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 #define ENABLE_DRIVER
 #endif
 
index fb6028de71af34ae9df02dd7c4a5890a987ba0eb..d9a2b6904b0956e3d213d868f7773e54d8c72581 100644 (file)
@@ -10,7 +10,7 @@
 #define SY8106A_VOUT1_SEL 1
 #define SY8106A_VOUT1_SEL_ENABLE (1 << 7)
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 static u8 sy8106a_mvolt_to_cfg(int mvolt, int min, int max, int div)
 {
        if (mvolt < min)
index fdb2e78ec9e18f7e7b5c3e74746ab2faa65825b9..35d8f5761e1f909ddd18361b83f0785f4cbbee5d 100644 (file)
@@ -20,7 +20,7 @@ obj-$(CONFIG_K3_DDRSS) += k3-ddrss/
 obj-$(CONFIG_IMXRT_SDRAM) += imxrt_sdram.o
 
 obj-$(CONFIG_RAM_SIFIVE) += sifive/
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_SPL_STARFIVE_DDR) += starfive/
 endif
 
index c27c4593b9d90894d6864b51566da49c0cb22e93..e979169706697b6bf685c51f1f268643afd2d22b 100644 (file)
@@ -233,7 +233,7 @@ struct mtk_ddr3_priv {
        struct clk mem_mux;
 };
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 static int mtk_ddr3_rank_size_detect(struct udevice *dev)
 {
        struct mtk_ddr3_priv *priv = dev_get_priv(dev);
@@ -697,7 +697,7 @@ static int mtk_ddr3_probe(struct udevice *dev)
        if (priv->dramc_ao == FDT_ADDR_T_NONE)
                return -EINVAL;
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        int ret;
 
        ret = clk_get_by_index(dev, 0, &priv->phy);
index 618bce5c9f49ce7fda4434439f73292ebe48f384..ffff7d55f336bedb8eb635543a8c34b87daf53a4 100644 (file)
@@ -84,7 +84,7 @@ const int ddrconf_table[] = {
 #define DQS_GATE_TRAINING_ERROR_RANK0  (1 << 4)
 #define DQS_GATE_TRAINING_ERROR_RANK1  (2 << 4)
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 static void copy_to_reg(u32 *dest, const u32 *src, u32 n)
 {
        int i;
@@ -851,7 +851,7 @@ static int rk3188_dmc_of_to_plat(struct udevice *dev)
 
        return 0;
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 #if CONFIG_IS_ENABLED(OF_PLATDATA)
 static int conv_of_plat(struct udevice *dev)
@@ -878,7 +878,7 @@ static int conv_of_plat(struct udevice *dev)
 
 static int rk3188_dmc_probe(struct udevice *dev)
 {
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        struct rk3188_sdram_params *plat = dev_get_plat(dev);
        struct regmap *map;
        struct udevice *dev_clk;
@@ -888,7 +888,7 @@ static int rk3188_dmc_probe(struct udevice *dev)
 
        priv->pmu = syscon_get_first_range(ROCKCHIP_SYSCON_PMU);
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 #if CONFIG_IS_ENABLED(OF_PLATDATA)
        ret = conv_of_plat(dev);
        if (ret)
@@ -950,12 +950,12 @@ U_BOOT_DRIVER(rockchip_rk3188_dmc) = {
        .id = UCLASS_RAM,
        .of_match = rk3188_dmc_ids,
        .ops = &rk3188_dmc_ops,
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        .of_to_plat = rk3188_dmc_of_to_plat,
 #endif
        .probe = rk3188_dmc_probe,
        .priv_auto      = sizeof(struct dram_info),
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
        .plat_auto      = sizeof(struct rk3188_sdram_params),
 #endif
 };
index c9f61e933e9a45bb157d474ea29a2554bf556fe0..25ceab98ee96e757b3d6c218a675f194d3c06d3d 100644 (file)
@@ -84,7 +84,7 @@ const int ddrconf_table[] = {
 #define DQS_GATE_TRAINING_ERROR_RANK1  (2 << 4)
 
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
 static void copy_to_reg(u32 *dest, const u32 *src, u32 n)
 {
        int i;
@@ -1013,7 +1013,7 @@ static int rk3288_dmc_of_to_plat(struct udevice *dev)
 
        return 0;
 }
-#endif /* CONFIG_SPL_BUILD */
+#endif /* CONFIG_XPL_BUILD */
 
 #if CONFIG_IS_ENABLED(OF_PLATDATA)
 static int conv_of_plat(struct udevice *dev)
@@ -1041,7 +1041,7 @@ static int conv_of_plat(struct udevice *dev)
 static int rk3288_dmc_probe(struct udevice *dev)
 {
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
        struct rk3288_sdram_params *plat = dev_get_plat(dev);
        struct udevice *dev_clk;
        struct regmap *map;
@@ -1051,7 +1051,7 @@ static int rk3288_dmc_probe(struct udevice *dev)
 
        priv->pmu = syscon_get_first_range(ROCKCHIP_SYSCON_PMU);
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
 #if CONFIG_IS_ENABLED(OF_PLATDATA)
        ret = conv_of_plat(dev);
        if (ret)
@@ -1119,13 +1119,13 @@ U_BOOT_DRIVER(rockchip_rk3288_dmc) = {
        .of_match = rk3288_dmc_ids,
        .ops = &rk3288_dmc_ops,
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
        .of_to_plat = rk3288_dmc_of_to_plat,
 #endif
        .probe = rk3288_dmc_probe,
        .priv_auto      = sizeof(struct dram_info),
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
        .plat_auto      = sizeof(struct rk3288_sdram_params),
 #endif
 };
index 5676c099a43866b38875b640335e600bd1c1c96e..6fa8f268770d1c6d69431857e115264957d75703 100644 (file)
@@ -3196,7 +3196,7 @@ U_BOOT_DRIVER(dmc_rk3399) = {
        .probe = rk3399_dmc_probe,
        .priv_auto      = sizeof(struct dram_info),
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
        .plat_auto      = sizeof(struct rockchip_dmc_plat),
 #endif
 };
index 4fbb088a8d98cf8983231903e57d1766feaf6045..b371f597d23d2c4269e74a4beb67b7b88f591a6d 100644 (file)
@@ -34,7 +34,7 @@
 
 struct dram_info {
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
        void __iomem *pctl;
        void __iomem *phy;
        struct rv1126_cru *cru;
@@ -49,7 +49,7 @@ struct dram_info {
 };
 
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
 
 #define GRF_BASE_ADDR                  0xfe000000
 #define PMU_GRF_BASE_ADDR              0xfe020000
@@ -3507,7 +3507,7 @@ error:
 static int rv1126_dmc_probe(struct udevice *dev)
 {
 #if defined(CONFIG_TPL_BUILD) || \
-       (!defined(CONFIG_TPL) && defined(CONFIG_SPL_BUILD))
+       (!defined(CONFIG_TPL) && defined(CONFIG_XPL_BUILD))
        if (rv1126_dmc_init(dev))
                return 0;
 #else
index bd2f438d7271be2a2eb98af8142a2d4f40b2ca94..c555d2af2d01e67fef9285f5dd37f01aa50f2855 100644 (file)
@@ -91,7 +91,7 @@ struct sifive_ddr_info {
        u32 *physical_filter_ctrl;
 };
 
-#if defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_XPL_BUILD)
 struct sifive_ddr_params {
        struct sifive_ddrctl pctl_regs;
        struct sifive_ddrphy phy_regs;
@@ -337,7 +337,7 @@ static int sifive_ddr_probe(struct udevice *dev)
        priv->info.base = gd->ram_base;
        priv->info.size = gd->ram_size;
 
-#if defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_XPL_BUILD)
        int ret;
        u32 clock = 0;
 
@@ -404,7 +404,7 @@ U_BOOT_DRIVER(sifive_ddr) = {
        .ops = &sifive_ddr_ops,
        .probe = sifive_ddr_probe,
        .priv_auto = sizeof(struct sifive_ddr_info),
-#if defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_XPL_BUILD)
        .plat_auto = sizeof(struct sifive_dmc_plat),
 #endif
 };
index 1df42c377bde09cb7a9794f1955ac176abbb94a1..f1567b04b4c7d5bd45ba11a7d91369fe7dbe66b5 100644 (file)
@@ -2,10 +2,10 @@
 #
 # Copyright (c) 2022 StarFive, Inc
 #
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_SPL_STARFIVE_DDR) += ddrphy_start.o
 obj-$(CONFIG_SPL_STARFIVE_DDR) += ddrphy_train.o
 obj-$(CONFIG_SPL_STARFIVE_DDR) += starfive_ddr.o
 obj-$(CONFIG_SPL_STARFIVE_DDR) += ddrphy_utils.o
 obj-$(CONFIG_SPL_STARFIVE_DDR) += ddrcsr_boot.o
-endif
\ No newline at end of file
+endif
index debc458c0e2e9454a2552793ff3691527323798c..e9cd6229ec46bb7fdfa0f7e89e413ea445797450 100644 (file)
@@ -371,7 +371,7 @@ static int stm32mp1_ddr_probe(struct udevice *dev)
 
        priv->info.base = STM32_DDR_BASE;
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD)) {
+       if (IS_ENABLED(CONFIG_XPL_BUILD)) {
                priv->info.size = 0;
                ret = stm32mp1_ddr_setup(dev);
 
index 866437fd24fe829509bf9d8a419d292e381824a1..76d108080d9599cfb1ef4a44d69064b96b0a4ed6 100644 (file)
@@ -46,7 +46,7 @@ struct socfpga_reset_data {
  */
 static bool socfpga_reset_keep_enabled(void)
 {
-#if !defined(CONFIG_SPL_BUILD) || CONFIG_IS_ENABLED(ENV_SUPPORT)
+#if !defined(CONFIG_XPL_BUILD) || CONFIG_IS_ENABLED(ENV_SUPPORT)
        const char *env_str;
        long val;
 
index 628be4c89fba8e61c6d235dca64949fa6f353086..7c19a435722942602525c4d1e43a40cd54aa5dc2 100644 (file)
@@ -3,7 +3,7 @@
 # (C) Copyright 2000-2007
 # Wolfgang Denk, DENX Software Engineering, wd@denx.de.
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_SCSI) += scsi.o scsi-uclass.o
 ifdef CONFIG_SCSI
 obj-$(CONFIG_$(SPL_TPL_)BOOTSTD) += scsi_bootdev.o
@@ -12,7 +12,7 @@ obj-$(CONFIG_SANDBOX) += scsi_emul.o
 endif
 endif
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 ifdef CONFIG_SPL_SATA
 obj-$(CONFIG_SCSI) += scsi.o scsi-uclass.o
 endif
index 78810f98367c05e393b9bd38c64a6f9d9613213c..66bd30b837bc436e9ab863d09f1821223f6934c6 100644 (file)
@@ -63,7 +63,7 @@ obj-$(CONFIG_XEN_SERIAL) += serial_xen.o
 obj-$(CONFIG_XTENSA_SEMIHOSTING_SERIAL) += serial_xtensa_semihosting.o
 obj-$(CONFIG_S5P4418_PL011_SERIAL) += serial_s5p4418_pl011.o
 
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_USB_TTY) += usbtty.o
 endif
 obj-$(CONFIG_UART4_SERIAL) += serial_adi_uart4.o
index 7e45a80969e8935b06064b0d6985a8acbb0a327d..0b35582aaa49ba80c8f9b18735480d1ebee5a329 100644 (file)
@@ -218,7 +218,7 @@ static const struct dm_serial_ops atmel_serial_ops = {
        .setbrg = atmel_serial_setbrg,
 };
 
-#if defined(CONFIG_SPL_BUILD) && !defined(CONFIG_SPL_CLK)
+#if defined(CONFIG_XPL_BUILD) && !defined(CONFIG_SPL_CLK)
 static int atmel_serial_enable_clk(struct udevice *dev)
 {
        struct atmel_serial_priv *priv = dev_get_priv(dev);
index 55bc39648d78a4ed5ba7f59af1a0fd22c7a2e24c..3489228127e7a47360bba19678ebbc8f6a5dc09e 100644 (file)
@@ -227,7 +227,7 @@ static void ns16550_setbrg(struct ns16550 *com_port, int baud_divisor)
 
 void ns16550_init(struct ns16550 *com_port, int baud_divisor)
 {
-#if defined(CONFIG_SPL_BUILD) && defined(CONFIG_OMAP34XX)
+#if defined(CONFIG_XPL_BUILD) && defined(CONFIG_OMAP34XX)
        /*
         * On some OMAP3/OMAP4 devices when UART3 is configured for boot mode
         * before SPL starts only THRE bit is set. We have to empty the
@@ -303,7 +303,7 @@ void ns16550_putc(struct ns16550 *com_port, char c)
 char ns16550_getc(struct ns16550 *com_port)
 {
        while ((serial_in(&com_port->lsr) & UART_LSR_DR) == 0) {
-#if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_USB_TTY)
+#if !defined(CONFIG_XPL_BUILD) && defined(CONFIG_USB_TTY)
                extern void usbtty_poll(void);
                usbtty_poll();
 #endif
index 84f02f7ac76a270c5836b3e5a0eef35a23f5702e..9feaa1eceecc46dd48d0192027e3258d1012c247 100644 (file)
@@ -101,7 +101,7 @@ static void serial_find_console_or_panic(void)
                        }
                }
        }
-       if (!IS_ENABLED(CONFIG_SPL_BUILD) || !CONFIG_IS_ENABLED(OF_CONTROL) ||
+       if (!IS_ENABLED(CONFIG_XPL_BUILD) || !CONFIG_IS_ENABLED(OF_CONTROL) ||
            !blob) {
                /*
                 * Try to use CONFIG_CONS_INDEX if available (it is numbered
index dc4bb06fa992edc0e6eeae22d340c8232fc34eec..e10ca6eef768502ea32bf39a41ae2e3ccd168c66 100644 (file)
@@ -315,7 +315,7 @@ static struct serial_device *get_current(void)
 
        /* We must have a console device */
        if (!dev) {
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
                puts("Cannot find console\n");
                hang();
 #else
index 801b7645afa4773e82056bb6e10b2da044e91849..734780a124ad47ed97811784edfdb45a75d37bf7 100644 (file)
@@ -117,7 +117,7 @@ static void __maybe_unused s5p_serial_baud(struct s5p_uart *uart, u8 reg_width,
                writeb(val % 16, &uart->rest.value);
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 int s5p_serial_setbrg(struct udevice *dev, int baudrate)
 {
        struct s5p_serial_plat *plat = dev_get_plat(dev);
index 55f13c00ddf664387470f4f740540183392900d7..b74712f3eebf5c9474959f18b68017bd6867c6c1 100644 (file)
@@ -152,7 +152,7 @@ static int zynq_serial_setbrg(struct udevice *dev, int baudrate)
        return 0;
 }
 
-#if !defined(CONFIG_SPL_BUILD)
+#if !defined(CONFIG_XPL_BUILD)
 static int zynq_serial_setconfig(struct udevice *dev, uint serial_config)
 {
        struct zynq_uart_plat *plat = dev_get_plat(dev);
index 6bd48b1b3739ba85e0b048dc6f0a23f61ad37c00..b520c727900d847dbbc01c214e9d703c428b58b0 100644 (file)
@@ -219,7 +219,7 @@ static int dw_spi_dwc_init(struct udevice *bus, struct dw_spi_priv *priv)
 
 static int request_gpio_cs(struct udevice *bus)
 {
-#if CONFIG_IS_ENABLED(DM_GPIO) && !defined(CONFIG_SPL_BUILD)
+#if CONFIG_IS_ENABLED(DM_GPIO) && !defined(CONFIG_XPL_BUILD)
        struct dw_spi_priv *priv = dev_get_priv(bus);
        int ret;
 
@@ -482,7 +482,7 @@ static int poll_transfer(struct dw_spi_priv *priv)
  */
 __weak void external_cs_manage(struct udevice *dev, bool on)
 {
-#if CONFIG_IS_ENABLED(DM_GPIO) && !defined(CONFIG_SPL_BUILD)
+#if CONFIG_IS_ENABLED(DM_GPIO) && !defined(CONFIG_XPL_BUILD)
        struct dw_spi_priv *priv = dev_get_priv(dev->parent);
 
        if (!dm_gpio_is_valid(&priv->cs_gpio))
index 596c22aa01086aa229d68eb16046e6ceb5a1ffdd..43aefc20c9ac1d7cf94db7ef6b008abc301b0d77 100644 (file)
@@ -229,7 +229,7 @@ static int rockchip_sfc_ofdata_to_platdata(struct udevice *bus)
        sfc->regbase = dev_read_addr_ptr(bus);
        sfc->use_dma = !dev_read_bool(bus, "rockchip,sfc-no-dma");
 
-       if (IS_ENABLED(CONFIG_SPL_BUILD) && sfc->use_dma)
+       if (IS_ENABLED(CONFIG_XPL_BUILD) && sfc->use_dma)
                sfc->use_dma = !dev_read_bool(bus, "u-boot,spl-sfc-no-dma");
 
 #if CONFIG_IS_ENABLED(CLK)
index ef09440bbeffa209ede9d70d595eca1a6154eb4d..4e15ebd53cc47e673cd0840e80ce6efaa1408b66 100644 (file)
@@ -33,7 +33,7 @@ static int ast_sysreset_request(struct udevice *dev, enum sysreset_t type)
                return -EPROTONOSUPPORT;
        }
 
-#if !defined(CONFIG_SPL_BUILD)
+#if !defined(CONFIG_XPL_BUILD)
        ret = wdt_expire_now(wdt, reset_mode);
        if (ret) {
                debug("Sysreset failed: %d", ret);
index cbe06a9e7b6349e9cbda0c4a94cd6544cea2f3d8..4cfd38ec245d312cfe620d9c14f3ed8344ccb1c7 100644 (file)
@@ -149,7 +149,7 @@ static int cdns3_core_init_role(struct cdns3 *cdns)
 
        dr_mode = best_dr_mode;
 
-#if defined(CONFIG_SPL_USB_HOST) || !defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_SPL_USB_HOST) || !defined(CONFIG_XPL_BUILD)
        if (dr_mode == USB_DR_MODE_OTG || dr_mode == USB_DR_MODE_HOST) {
                ret = cdns3_host_init(cdns);
                if (ret) {
@@ -412,7 +412,7 @@ int cdns3_bind(struct udevice *parent)
 
        switch (dr_mode) {
 #if defined(CONFIG_SPL_USB_HOST) || \
-       (!defined(CONFIG_SPL_BUILD) && defined(CONFIG_USB_HOST))
+       (!defined(CONFIG_XPL_BUILD) && defined(CONFIG_USB_HOST))
        case USB_DR_MODE_HOST:
                debug("%s: dr_mode: HOST\n", __func__);
                driver = "cdns-usb3-host";
@@ -498,7 +498,7 @@ int dm_usb_gadget_handle_interrupts(struct udevice *dev)
 #endif
 
 #if defined(CONFIG_SPL_USB_HOST) || \
-       (!defined(CONFIG_SPL_BUILD) && defined(CONFIG_USB_HOST))
+       (!defined(CONFIG_XPL_BUILD) && defined(CONFIG_USB_HOST))
 static int cdns3_host_probe(struct udevice *dev)
 {
        struct cdns3_host_priv *priv = dev_get_priv(dev);
index 6abcce0d9c7cb8cace3f70831d0206e448bceedf..3158487cba413c21c6e556cba9a662f28908832e 100644 (file)
@@ -7,7 +7,7 @@ obj-$(CONFIG_$(SPL_TPL_)USB_GADGET) += epautoconf.o config.o usbstring.o
 obj-$(CONFIG_$(SPL_TPL_)USB_ETHER) += epautoconf.o config.o usbstring.o ether.o
 obj-$(CONFIG_$(SPL_TPL_)USB_ETH_RNDIS) += rndis.o
 
-ifdef CONFIG_SPL_BUILD
+ifdef CONFIG_XPL_BUILD
 obj-$(CONFIG_SPL_USB_GADGET) += g_dnl.o
 obj-$(CONFIG_SPL_DFU) += f_dfu.o
 obj-$(CONFIG_SPL_USB_SDP_SUPPORT) += f_sdp.o
@@ -21,7 +21,7 @@ obj-$(CONFIG_USB_GADGET_BCM_UDC_OTG_PHY) += bcm_udc_otg_phy.o
 obj-$(CONFIG_USB_GADGET_DWC2_OTG) += dwc2_udc_otg.o
 obj-$(CONFIG_USB_GADGET_DWC2_OTG_PHY) += dwc2_udc_otg_phy.o
 obj-$(CONFIG_USB_GADGET_MAX3420) += max3420_udc.o
-ifndef CONFIG_SPL_BUILD
+ifndef CONFIG_XPL_BUILD
 obj-$(CONFIG_USB_GADGET_DOWNLOAD) += g_dnl.o
 obj-$(CONFIG_USB_FUNCTION_THOR) += f_thor.o
 obj-$(CONFIG_DFU_OVER_USB) += f_dfu.o
index 5d62eb475d0f8eec2c824f9f544f7ed87105ad96..36934b1bcf7ad0aedb44276f39c4356924bdaa3f 100644 (file)
@@ -411,7 +411,7 @@ static void sdp_rx_data_complete(struct usb_ep *ep, struct usb_request *req)
                return;
        }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
        env_set_hex("filesize", sdp->dnl_bytes);
 #endif
        printf("done\n");
@@ -736,7 +736,7 @@ static u32 sdp_jump_imxheader(void *address)
        return 0;
 }
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
 static ulong sdp_load_read(struct spl_load_info *load, ulong sector,
                           ulong count, void *buf)
 {
@@ -825,7 +825,7 @@ static int sdp_handle_in_ep(struct spl_image_info *spl_image,
 
                /* If imx header fails, try some U-Boot specific headers */
                if (status) {
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
                        if (IS_ENABLED(CONFIG_SPL_LOAD_IMX_CONTAINER))
                                sdp_func->jmp_address = (u32)search_container_header((ulong)sdp_func->jmp_address, sdp_func->dnl_bytes);
                        else if (IS_ENABLED(CONFIG_SPL_LOAD_FIT))
@@ -907,7 +907,7 @@ static void sdp_handle_out_ep(void)
        }
 }
 
-#ifndef CONFIG_SPL_BUILD
+#ifndef CONFIG_XPL_BUILD
 int sdp_handle(struct udevice *udc)
 #else
 int spl_sdp_handle(struct udevice *udc, struct spl_image_info *spl_image,
@@ -928,7 +928,7 @@ int spl_sdp_handle(struct udevice *udc, struct spl_image_info *spl_image,
                schedule();
                dm_usb_gadget_handle_interrupts(udc);
 
-#ifdef CONFIG_SPL_BUILD
+#ifdef CONFIG_XPL_BUILD
                flag = sdp_handle_in_ep(spl_image, bootdev);
 #else
                flag = sdp_handle_in_ep(NULL, NULL);
index f8e14eabfb2d53cf1d7ee75599617f31b0a86ce6..26fee141f6ee6978953d0137d7d2cce0e5f4a9b4 100644 (file)
@@ -266,7 +266,7 @@ U_BOOT_DRIVER(mtu3_peripheral) = {
 #endif
 
 #if defined(CONFIG_SPL_USB_HOST) || \
-       (!defined(CONFIG_SPL_BUILD) && defined(CONFIG_USB_HOST))
+       (!defined(CONFIG_XPL_BUILD) && defined(CONFIG_USB_HOST))
 static int mtu3_host_probe(struct udevice *dev)
 {
        struct ssusb_mtk *ssusb = dev_to_ssusb(dev->parent);
@@ -334,7 +334,7 @@ static int mtu3_glue_bind(struct udevice *parent)
 #endif
 
 #if defined(CONFIG_SPL_USB_HOST) || \
-       (!defined(CONFIG_SPL_BUILD) && defined(CONFIG_USB_HOST))
+       (!defined(CONFIG_XPL_BUILD) && defined(CONFIG_USB_HOST))
        case USB_DR_MODE_HOST:
                dev_dbg(parent, "%s: dr_mode: host\n", __func__);
                driver = "mtu3-host";