]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
imx8m: workaround ROM serror
authorPeng Fan <peng.fan@nxp.com>
Thu, 9 Jul 2020 05:39:26 +0000 (13:39 +0800)
committerPeng Fan <peng.fan@nxp.com>
Tue, 14 Jul 2020 07:23:47 +0000 (15:23 +0800)
ROM SError happens on two cases:

1. ERR050342, on iMX8MQ HDCP enabled parts ROM writes to GPV1 register, but
when ROM patch lock is fused, this write will cause SError.

2. ERR050350, on iMX8MQ/MM/MN, when the field return fuse is burned, HAB
is field return mode, but the last 4K of ROM is still protected and cause
SError.

Since ROM mask SError until ATF unmask it, so then ATF always meets the
exception. This patch works around the issue in SPL by enabling SPL
Exception vectors table and the SError exception, take the exception
to eret immediately to clear the SError.

Signed-off-by: Ye Li <ye.li@nxp.com>
Signed-off-by: Peng Fan <peng.fan@nxp.com>
arch/arm/mach-imx/imx8m/soc.c

index fae69be1c7a0d75c12719ac7223f4b9fefae5581..9caf08e86cf2d4a918c75a00b62349fdbd5f594c 100644 (file)
 #include <asm/mach-imx/hab.h>
 #include <asm/mach-imx/boot_mode.h>
 #include <asm/mach-imx/syscounter.h>
+#include <asm/ptrace.h>
 #include <asm/armv8/mmu.h>
 #include <dm/uclass.h>
+#include <efi_loader.h>
 #include <errno.h>
 #include <fdt_support.h>
 #include <fsl_wdog.h>
@@ -527,3 +529,39 @@ void imx_tmu_arch_init(void *reg_base)
        writel(tca40[0] | (tca40[1] << 16), (ulong)reg_base + 0x38);
 #endif
 }
+
+#if defined(CONFIG_SPL_BUILD)
+#if defined(CONFIG_IMX8MQ) || defined(CONFIG_IMX8MM) || defined(CONFIG_IMX8MN)
+bool serror_need_skip = true;
+
+void do_error(struct pt_regs *pt_regs, unsigned int esr)
+{
+       /*
+        * If stack is still in ROM reserved OCRAM not switch to SPL,
+        * it is the ROM SError
+        */
+       ulong sp;
+
+       asm volatile("mov %0, sp" : "=r"(sp) : );
+
+       if (serror_need_skip && sp < 0x910000 && sp >= 0x900000) {
+               /* Check for ERR050342, imx8mq HDCP enabled parts */
+               if (is_imx8mq() && !(readl(OCOTP_BASE_ADDR + 0x450) & 0x08000000)) {
+                       serror_need_skip = false;
+                       return; /* Do nothing skip the SError in ROM */
+               }
+
+               /* Check for ERR050350, field return mode for imx8mq, mm and mn */
+               if (readl(OCOTP_BASE_ADDR + 0x630) & 0x1) {
+                       serror_need_skip = false;
+                       return; /* Do nothing skip the SError in ROM */
+               }
+       }
+
+       efi_restore_gd();
+       printf("\"Error\" handler, esr 0x%08x\n", esr);
+       show_regs(pt_regs);
+       panic("Resetting CPU ...\n");
+}
+#endif
+#endif