]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
mx31ads: fix 32kHz clock handling
authorGuennadi Liakhovetski <lg@denx.de>
Thu, 8 May 2008 08:09:27 +0000 (10:09 +0200)
committerWolfgang Denk <wd@denx.de>
Fri, 9 May 2008 22:21:43 +0000 (00:21 +0200)
According to schematics and to RedBoot sources, the MX31ADS uses a 32768Hz
oscillator as a SKIL source. Fix previously wrongly assumed 32000Hz value.
Also fix a typo when verifying a jumper configuration. While at it, make
two needlessly global functions static.

Signed-off-by: Guennadi Liakhovetski <lg@denx.de>
board/mx31ads/lowlevel_init.S
cpu/arm1136/mx31/generic.c
include/asm-arm/arch-mx31/mx31.h
include/configs/mx31ads.h

index 099a7ca81b25134d32e5f22a3882e5cea366e0f2..e16605836be00c538c90ef4a34682d751615b456 100644 (file)
@@ -220,7 +220,7 @@ lowlevel_init:
        mov     r1, #CS4_BASE
        ldrh    r1, [r1, #0x2]
        /* Is 27MHz switch set? */
-       ands    r1, r1, #0x16
+       ands    r1, r1, #0x10
 
        /* 532-133-66.5 */
        ldr     r0, =CCM_BASE
index 16b2cf1364d4f3c5da65cf74eb0d52be14a7de8b..29c08c105f1e1d601b3f1ec0002cb914c3038324 100644 (file)
@@ -39,7 +39,7 @@ static u32 mx31_decode_pll(u32 reg, u32 infreq)
                (mfd * pd)) << 10;
 }
 
-u32 mx31_get_mpl_dpdgck_clk(void)
+static u32 mx31_get_mpl_dpdgck_clk(void)
 {
        u32 infreq;
 
@@ -51,7 +51,7 @@ u32 mx31_get_mpl_dpdgck_clk(void)
        return mx31_decode_pll(__REG(CCM_MPCTL), infreq);
 }
 
-u32 mx31_get_mcu_main_clk(void)
+static u32 mx31_get_mcu_main_clk(void)
 {
        /* For now we assume mpl_dpdgck_clk == mcu_main_clk
         * which should be correct for most boards
index f89a401bbcf3f8b9d11d381fabd55b098fcb1d98..0552c27ce655d7facb6cdff93f0433c8c82dfaa8 100644 (file)
@@ -24,9 +24,7 @@
 #ifndef __ASM_ARCH_MX31_H
 #define __ASM_ARCH_MX31_H
 
-u32 mx31_get_mpl_dpdgck_clk(void);
-u32 mx31_get_mcu_main_clk(void);
-u32 mx31_get_ipg_clk(void);
-void mx31_gpio_mux(unsigned long mode);
+extern u32 mx31_get_ipg_clk(void);
+extern void mx31_gpio_mux(unsigned long mode);
 
 #endif /* __ASM_ARCH_MX31_H */
index 7614b95019d95316a6d090954794d439924fbfcf..2ea48a6da9ace3d03cbf40f78c3c705a386aecf7 100644 (file)
@@ -28,7 +28,7 @@
 #define CONFIG_ARM1136         1               /* This is an arm1136 CPU core */
 #define CONFIG_MX31            1               /* in a mx31 */
 #define CONFIG_MX31_HCLK_FREQ  26000000        /* RedBoot says 26MHz */
-#define CONFIG_MX31_CLK32      32000
+#define CONFIG_MX31_CLK32      32768
 
 #define CONFIG_DISPLAY_CPUINFO
 #define CONFIG_DISPLAY_BOARDINFO
 
 #define CFG_LOAD_ADDR          CONFIG_LOADADDR
 
-#define CFG_HZ                 32000
+#define CFG_HZ                 CONFIG_MX31_CLK32 /* use 32kHz clock as source */
 
 #define CONFIG_CMDLINE_EDITING 1