]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
MIPS: handle mips64 ST0_KX bit in mips32 start.S
authorPaul Burton <paul.burton@imgtec.com>
Thu, 29 Jan 2015 10:04:10 +0000 (10:04 +0000)
committerDaniel Schwierzeck <daniel.schwierzeck@gmail.com>
Fri, 30 Jan 2015 13:19:58 +0000 (14:19 +0100)
In preparation for sharing a single copy of start.S between mips32 &
mips64, handle setting the KX bit of the cop0 Status register when the
mips32 start.S is built for mips64.

Signed-off-by: Paul Burton <paul.burton@imgtec.com>
Cc: Daniel Schwierzeck <daniel.schwierzeck@gmail.com>
arch/mips/cpu/mips32/start.S

index 699c59a7d859e52a19ffccd2904863cea01722f5..3b5b622abedf06ffba3534692d7fba027569ed52 100644 (file)
@@ -23,6 +23,7 @@
 
 #ifdef CONFIG_32BIT
 # define MIPS_RELOC    3
+# define STATUS_SET    0
 #endif
 
 #ifdef CONFIG_64BIT
@@ -34,6 +35,7 @@
        ((r_type) | ((r_type2) << 8) | ((r_type3) << 16) | (ssym) << 24)
 # endif
 # define MIPS_RELOC    MIPS64_R_INFO(0x00, 0x00, 0x12, 0x03)
+# define STATUS_SET    ST0_KX
 #endif
 
        /*
@@ -120,7 +122,7 @@ reset:
        /* WP(Watch Pending), SW0/1 should be cleared */
        mtc0    zero, CP0_CAUSE
 
-       setup_c0_status 0 0
+       setup_c0_status STATUS_SET 0
 
        /* Init Timer */
        mtc0    zero, CP0_COUNT