]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
Reverting pxa-regs.h back to original, because the intel Monahans one
authorMarkus Klotzbücher <Markus Klotzbümk@pollux.(none)>
Fri, 10 Feb 2006 16:12:14 +0000 (17:12 +0100)
committerMarkus Klotzbücher <mk@pollux.(none)>
Fri, 10 Feb 2006 16:12:14 +0000 (17:12 +0100)
breaks backward compatibility and I don't trust it. Instead, i'll verify
and merge the parts I need while porting.

include/asm-arm/arch-pxa/pxa-regs.h

index 3e59f890632dbd4284bba3cf6bbfd73cd5bc680c..41d37d791a836262003fc6194242b56ea591964a 100644 (file)
@@ -5,15 +5,16 @@
  *  Created:   Jun 15, 2001
  *  Copyright: MontaVista Software Inc.
  *
- *  Copyright (C) 2004, Intel Corporation.
- *
  * This program is free software; you can redistribute it and/or modify
  * it under the terms of the GNU General Public License version 2 as
  * published by the Free Software Foundation.
+ *
+ * - 2003/01/20: Robert Schwebel <r.schwebel@pengutronix.de
+ *   Original file taken from linux-2.4.19-rmk4-pxa1. Added some definitions.
+ *   Added include for hardware.h (for __REG definition)
  */
-
-#ifndef __PXA_REGS_H
-#define __PXA_REGS_H
+#ifndef _PXA_REGS_H_
+#define _PXA_REGS_H_
 
 #include "bitfield.h"
 #include "hardware.h"
@@ -32,69 +33,53 @@ typedef void                (*ExcpHndlr) (void) ;
 /*
  * PXA Chip selects
  */
-#ifdef CONFIG_CPU_MONAHANS
-#define PXA_CS0_PHYS   0x00000000 /* for both small and large same start */
-#define PXA_CS1_PHYS   0x04000000 /* Small partition start address (64MB) */
-#define PXA_CS1_LPHYS  0x30000000 /* Large partition start address (256MB) */
-#define PXA_CS2_PHYS   0x10000000 /* (64MB) */
-#define PXA_CS3_PHYS   0x14000000 /* (64MB) */
-#define PXA_PCMCIA_PHYS        0x20000000 /* (256MB) */
-#else
 #define PXA_CS0_PHYS   0x00000000
 #define PXA_CS1_PHYS   0x04000000
 #define PXA_CS2_PHYS   0x08000000
 #define PXA_CS3_PHYS   0x0C000000
 #define PXA_CS4_PHYS   0x10000000
 #define PXA_CS5_PHYS   0x14000000
-#endif /* CONFIG_CPU_MONAHANS */
 
 /*
  * Personal Computer Memory Card International Association (PCMCIA) sockets
  */
-
 #define PCMCIAPrtSp    0x04000000      /* PCMCIA Partition Space [byte]   */
-#define PCMCIASp       (4*PCMCIAPrtSp) /* PCMCIA Space [byte]             */
-#define PCMCIAIOSp     PCMCIAPrtSp     /* PCMCIA I/O Space [byte]         */
+#define PCMCIASp       (4*PCMCIAPrtSp) /* PCMCIA Space [byte]             */
+#define PCMCIAIOSp     PCMCIAPrtSp     /* PCMCIA I/O Space [byte]         */
 #define PCMCIAAttrSp   PCMCIAPrtSp     /* PCMCIA Attribute Space [byte]   */
-#define PCMCIAMemSp    PCMCIAPrtSp     /* PCMCIA Memory Space [byte]      */
+#define PCMCIAMemSp    PCMCIAPrtSp     /* PCMCIA Memory Space [byte]      */
 
-#define PCMCIA0Sp      PCMCIASp        /* PCMCIA 0 Space [byte]           */
-#define PCMCIA0IOSp    PCMCIAIOSp      /* PCMCIA 0 I/O Space [byte]       */
+#define PCMCIA0Sp      PCMCIASp        /* PCMCIA 0 Space [byte]           */
+#define PCMCIA0IOSp    PCMCIAIOSp      /* PCMCIA 0 I/O Space [byte]       */
 #define PCMCIA0AttrSp  PCMCIAAttrSp    /* PCMCIA 0 Attribute Space [byte] */
-#define PCMCIA0MemSp   PCMCIAMemSp     /* PCMCIA 0 Memory Space [byte]    */
+#define PCMCIA0MemSp   PCMCIAMemSp     /* PCMCIA 0 Memory Space [byte]    */
 
-#ifndef CONFIG_CPU_MONAHANS            /* Monahans supports only one slot */
-#define PCMCIA1Sp      PCMCIASp        /* PCMCIA 1 Space [byte]           */
-#define PCMCIA1IOSp    PCMCIAIOSp      /* PCMCIA 1 I/O Space [byte]       */
+#define PCMCIA1Sp      PCMCIASp        /* PCMCIA 1 Space [byte]           */
+#define PCMCIA1IOSp    PCMCIAIOSp      /* PCMCIA 1 I/O Space [byte]       */
 #define PCMCIA1AttrSp  PCMCIAAttrSp    /* PCMCIA 1 Attribute Space [byte] */
-#define PCMCIA1MemSp   PCMCIAMemSp     /* PCMCIA 1 Memory Space [byte]    */
-#endif
-
-#define _PCMCIA(Nb)                    /* PCMCIA [0..1]                   */ \
-                       (0x20000000 + (Nb)*PCMCIASp)
-#define _PCMCIAIO(Nb)  _PCMCIA (Nb)    /* PCMCIA I/O [0..1]               */
-#define _PCMCIAAttr(Nb)                        /* PCMCIA Attribute [0..1]         */ \
-                       (_PCMCIA (Nb) + 2*PCMCIAPrtSp)
-#define _PCMCIAMem(Nb)                 /* PCMCIA Memory [0..1]            */ \
-                       (_PCMCIA (Nb) + 3*PCMCIAPrtSp)
-
-#define _PCMCIA0       _PCMCIA (0)     /* PCMCIA 0                        */
-#define _PCMCIA0IO     _PCMCIAIO (0)   /* PCMCIA 0 I/O                    */
-#define _PCMCIA0Attr   _PCMCIAAttr (0) /* PCMCIA 0 Attribute              */
-#define _PCMCIA0Mem    _PCMCIAMem (0)  /* PCMCIA 0 Memory                 */
-
-#ifndef CONFIG_CPU_MONAHANS            /* Monahans supports only one slot */
-#define _PCMCIA1       _PCMCIA (1)     /* PCMCIA 1                        */
-#define _PCMCIA1IO     _PCMCIAIO (1)   /* PCMCIA 1 I/O                    */
-#define _PCMCIA1Attr   _PCMCIAAttr (1) /* PCMCIA 1 Attribute              */
-#define _PCMCIA1Mem    _PCMCIAMem (1)  /* PCMCIA 1 Memory                 */
-#endif
-
+#define PCMCIA1MemSp   PCMCIAMemSp     /* PCMCIA 1 Memory Space [byte]    */
+
+#define _PCMCIA(Nb)                    /* PCMCIA [0..1]                   */ \
+                       (0x20000000 + (Nb)*PCMCIASp)
+#define _PCMCIAIO(Nb)  _PCMCIA (Nb)    /* PCMCIA I/O [0..1]               */
+#define _PCMCIAAttr(Nb)                        /* PCMCIA Attribute [0..1]         */ \
+                       (_PCMCIA (Nb) + 2*PCMCIAPrtSp)
+#define _PCMCIAMem(Nb)                 /* PCMCIA Memory [0..1]            */ \
+                       (_PCMCIA (Nb) + 3*PCMCIAPrtSp)
+
+#define _PCMCIA0       _PCMCIA (0)     /* PCMCIA 0                        */
+#define _PCMCIA0IO     _PCMCIAIO (0)   /* PCMCIA 0 I/O                    */
+#define _PCMCIA0Attr   _PCMCIAAttr (0) /* PCMCIA 0 Attribute              */
+#define _PCMCIA0Mem    _PCMCIAMem (0)  /* PCMCIA 0 Memory                 */
+
+#define _PCMCIA1       _PCMCIA (1)     /* PCMCIA 1                        */
+#define _PCMCIA1IO     _PCMCIAIO (1)   /* PCMCIA 1 I/O                    */
+#define _PCMCIA1Attr   _PCMCIAAttr (1) /* PCMCIA 1 Attribute              */
+#define _PCMCIA1Mem    _PCMCIAMem (1)  /* PCMCIA 1 Memory                 */
 
 /*
  * DMA Controller
  */
-
 #define DCSR0          __REG(0x40000000)  /* DMA Control / Status Register for Channel 0 */
 #define DCSR1          __REG(0x40000004)  /* DMA Control / Status Register for Channel 1 */
 #define DCSR2          __REG(0x40000008)  /* DMA Control / Status Register for Channel 2 */
@@ -111,22 +96,6 @@ typedef void                (*ExcpHndlr) (void) ;
 #define DCSR13         __REG(0x40000034)  /* DMA Control / Status Register for Channel 13 */
 #define DCSR14         __REG(0x40000038)  /* DMA Control / Status Register for Channel 14 */
 #define DCSR15         __REG(0x4000003c)  /* DMA Control / Status Register for Channel 15 */
-#define DCSR16         __REG(0x40000040)  /* DMA Control / Status Register for Channel 16 */
-#define DCSR17         __REG(0x40000044)  /* DMA Control / Status Register for Channel 17 */
-#define DCSR18         __REG(0x40000048)  /* DMA Control / Status Register for Channel 18 */
-#define DCSR19         __REG(0x4000004c)  /* DMA Control / Status Register for Channel 19 */
-#define DCSR20         __REG(0x40000050)  /* DMA Control / Status Register for Channel 20 */
-#define DCSR21         __REG(0x40000054)  /* DMA Control / Status Register for Channel 21 */
-#define DCSR22         __REG(0x40000058)  /* DMA Control / Status Register for Channel 22 */
-#define DCSR23         __REG(0x4000005c)  /* DMA Control / Status Register for Channel 23 */
-#define DCSR24         __REG(0x40000060)  /* DMA Control / Status Register for Channel 24 */
-#define DCSR25         __REG(0x40000064)  /* DMA Control / Status Register for Channel 25 */
-#define DCSR26         __REG(0x40000068)  /* DMA Control / Status Register for Channel 26 */
-#define DCSR27         __REG(0x4000006c)  /* DMA Control / Status Register for Channel 27 */
-#define DCSR28         __REG(0x40000070)  /* DMA Control / Status Register for Channel 28 */
-#define DCSR29         __REG(0x40000074)  /* DMA Control / Status Register for Channel 29 */
-#define DCSR30         __REG(0x40000078)  /* DMA Control / Status Register for Channel 30 */
-#define DCSR31         __REG(0x4000007c)  /* DMA Control / Status Register for Channel 31 */
 
 #define DCSR(x)                __REG2(0x40000000, (x) << 2)
 
@@ -134,14 +103,14 @@ typedef void              (*ExcpHndlr) (void) ;
 #define DCSR_NODESC    (1 << 30)       /* No-Descriptor Fetch (read / write) */
 #define DCSR_STOPIRQEN (1 << 29)       /* Stop Interrupt Enable (read / write) */
 
-#if defined (CONFIG_PXA27X) || defined (CONFIG_CPU_MONAHANS) 
-#define DCSR_EORIRQEN  (1 << 28)       /* End of Receive Interrupt Enable (R/W) */
-#define DCSR_EORJMPEN  (1 << 27)       /* Jump to next descriptor on EOR */
-#define DCSR_EORSTOPEN (1 << 26)       /* STOP on an EOR */
-#define DCSR_SETCMPST  (1 << 25)       /* Set Descriptor Compare Status */
-#define DCSR_CLRCMPST  (1 << 24)       /* Clear Descriptor Compare Status */
-#define DCSR_CMPST     (1 << 10)       /* The Descriptor Compare Status */
-#define DCSR_EORINTR   (1 << 9)        /* The end of Receive */
+#if defined(CONFIG_PXA27X)
+#define DCSR_EORIRQEN  (1 << 28)       /* End of Receive Interrupt Enable (R/W) */
+#define DCSR_EORJMPEN  (1 << 27)       /* Jump to next descriptor on EOR */
+#define DCSR_EORSTOPEN (1 << 26)       /* STOP on an EOR */
+#define DCSR_SETCMPST  (1 << 25)       /* Set Descriptor Compare Status */
+#define DCSR_CLRCMPST  (1 << 24)       /* Clear Descriptor Compare Status */
+#define DCSR_CMPST     (1 << 10)       /* The Descriptor Compare Status */
+#define DCSR_ENRINTR   (1 << 9)        /* The end of Receive */
 #endif
 
 #define DCSR_REQPEND   (1 << 8)        /* Request Pending (read-only) */
@@ -150,18 +119,8 @@ typedef void               (*ExcpHndlr) (void) ;
 #define DCSR_STARTINTR (1 << 1)        /* Start Interrupt (read / write) */
 #define DCSR_BUSERR    (1 << 0)        /* Bus Error Interrupt (read / write) */
 
-#ifdef CONFIG_CPU_MONAHANS
-#define DPCSR          __REG(0x400000a4)  /* DMA Programmed IO control status register */
-#define DRQSR0         __REG(0x400000e0)  /* DMA DREQ<0> Status Register */
-#define DRQSR1         __REG(0x400000e4)  /* DMA DREQ<1> Status Register */
-#define DRQSR2         __REG(0x400000e8)  /* DMA DREQ<2> Status Register */
-
-#define DALGN          __REG(0x400000a0)  /* DMA Alignment Register */
-#endif /* CONFIG_CPU_MONAHANS */
-
 #define DINT           __REG(0x400000f0)  /* DMA Interrupt Register */
 
-#define DRCMR(n)       __REG2(0x40000100, (n)<<2)
 #define DRCMR0         __REG(0x40000100)  /* Request to Channel Map Register for DREQ 0 */
 #define DRCMR1         __REG(0x40000104)  /* Request to Channel Map Register for DREQ 1 */
 #define DRCMR2         __REG(0x40000108)  /* Request to Channel Map Register for I2S receive Request */
@@ -183,75 +142,29 @@ typedef void              (*ExcpHndlr) (void) ;
 #define DRCMR18                __REG(0x40000148)  /* Request to Channel Map Register for ICP transmit Request */
 #define DRCMR19                __REG(0x4000014c)  /* Request to Channel Map Register for STUART receive Request */
 #define DRCMR20                __REG(0x40000150)  /* Request to Channel Map Register for STUART transmit Request */
-#define DRCMR21                __REG(0x40000154)  /* Request to Channel Map Register for MMC/SDIO 1 receive Request */
-#define DRCMR22                __REG(0x40000158)  /* Request to Channel Map Register for MMC/SDIO 2 transmit Request */
+#define DRCMR21                __REG(0x40000154)  /* Request to Channel Map Register for MMC receive Request */
+#define DRCMR22                __REG(0x40000158)  /* Request to Channel Map Register for MMC transmit Request */
 #define DRCMR23                __REG(0x4000015c)  /* Reserved */
-#define DRCMR24                __REG(0x40000160)  /* Request to Channel Map Register for USB endpoint 0 request */
+#define DRCMR24                __REG(0x40000160)  /* Reserved */
 #define DRCMR25                __REG(0x40000164)  /* Request to Channel Map Register for USB endpoint 1 Request */
 #define DRCMR26                __REG(0x40000168)  /* Request to Channel Map Register for USB endpoint 2 Request */
 #define DRCMR27                __REG(0x4000016C)  /* Request to Channel Map Register for USB endpoint 3 Request */
 #define DRCMR28                __REG(0x40000170)  /* Request to Channel Map Register for USB endpoint 4 Request */
-#define DRCMR29                __REG(0x40000174)  /* Request to Channel Map Register for USB endpoint 5 Request */
+#define DRCMR29                __REG(0x40000174)  /* Reserved */
 #define DRCMR30                __REG(0x40000178)  /* Request to Channel Map Register for USB endpoint 6 Request */
 #define DRCMR31                __REG(0x4000017C)  /* Request to Channel Map Register for USB endpoint 7 Request */
 #define DRCMR32                __REG(0x40000180)  /* Request to Channel Map Register for USB endpoint 8 Request */
 #define DRCMR33                __REG(0x40000184)  /* Request to Channel Map Register for USB endpoint 9 Request */
-#define DRCMR34                __REG(0x40000188)  /* Request to Channel Map Register for USB endpoint 10 Request */
+#define DRCMR34                __REG(0x40000188)  /* Reserved */
 #define DRCMR35                __REG(0x4000018C)  /* Request to Channel Map Register for USB endpoint 11 Request */
 #define DRCMR36                __REG(0x40000190)  /* Request to Channel Map Register for USB endpoint 12 Request */
 #define DRCMR37                __REG(0x40000194)  /* Request to Channel Map Register for USB endpoint 13 Request */
 #define DRCMR38                __REG(0x40000198)  /* Request to Channel Map Register for USB endpoint 14 Request */
-#define DRCMR39                __REG(0x4000019C)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR40                __REG(0x400001A0)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR41                __REG(0x400001A4)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR42                __REG(0x400001A8)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR43                __REG(0x400001AC)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR44                __REG(0x400001B0)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR45                __REG(0x400001B4)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR46                __REG(0x400001B8)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR47                __REG(0x400001BC)  /* Request to Channel Map Register for USB endpoint 15 Request */
-#define DRCMR48                __REG(0x400001C0)  /* Request to Channel Map Register for MSL Receive Request 1 */
-#define DRCMR49                __REG(0x400001C4)  /* Request to Channel Map Register for MSL Transmit Request 1 */
-#define DRCMR50                __REG(0x400001C8)  /* Request to Channel Map Register for MSL Receive Request 2 */
-#define DRCMR51                __REG(0x400001CC)  /* Request to Channel Map Register for MSL Transmit Request 2 */
-#define DRCMR52                __REG(0x400001D0)  /* Request to Channel Map Register for MSL Receive Request 3 */
-#define DRCMR53                __REG(0x400001D4)  /* Request to Channel Map Register for MSL Transmit Request 3 */
-#define DRCMR54                __REG(0x400001D8)  /* Request to Channel Map Register for MSL Receive Request 4 */
-#define DRCMR55                __REG(0x400001DC)  /* Request to Channel Map Register for MSL Transmit Request 4 */
-#define DRCMR56                __REG(0x400001E0)  /* Request to Channel Map Register for MSL Receive Request 5 */
-#define DRCMR57                __REG(0x400001E4)  /* Request to Channel Map Register for MSL Transmit Request 5 */
-#define DRCMR58                __REG(0x400001E8)  /* Request to Channel Map Register for MSL Receive Request 6 */
-#define DRCMR59                __REG(0x400001EC)  /* Request to Channel Map Register for MSL Transmit Request 6 */
-#define DRCMR60                __REG(0x400001F0)  /* Request to Channel Map Register for MSL Receive Request 7 */
-#define DRCMR61                __REG(0x400001F4)  /* Request to Channel Map Register for MSL Transmit Request 7 */
-#define DRCMR62                __REG(0x400001F8)  /* Request to Channel Map Register for USIM 1 Receive Request */
-#define DRCMR63                __REG(0x400001FC)  /* Request to Channel Map Register for USIM 1 Transimit Request */
-
-#define DRCMR64                __REG(0x40001100)  /* Reserved */
-#define DRCMR65                __REG(0x40001104)  /* Reserved */
-#define DRCMR66                __REG(0x40001108)  /* Request to channel Map Register for SSP3 Receive Request */
-#define DRCMR67                __REG(0x4000110C)  /* Request to channel Map Register for SSP3 Receive Request */
-
-#define DRCMR68                __REG(0x40001110)  /* Reserved */
-#define DRCMR69                __REG(0x40001114)  /* Reserved */
-#define DRCMR70                __REG(0x40001118)  /* Reserved */
-
-#define DRCMR71                __REG(0x4000111C)  /* Request to Channel Map Register for TPM Receive Request */
-#define DRCMR72                __REG(0x40001120)  /* Request to Channel Map Register for TPM Transmit Request 1 */
-#define DRCMR73                __REG(0x40001124)  /* Request to Channel Map Register for TPM Transmit Request 2 */
-#define DRCMR74                __REG(0x40001128)  /* Request to Channel Map Register for DREQ<2> */
-
-#define DRCMR91                __REG(0x4000116C)  /* Request to Channel Map Register for USIM 2 Receive Request */
-#define DRCMR92                __REG(0x40001170)  /* Request to Channel Map Register for USIM 2 Transmit Request */
-
-#define DRCMR93                __REG(0x40001174)  /* Request to Channel Map Register for MMC Controller 1 Request */
-#define DRCMR94                __REG(0x40001178)  /* Request to Channel Map Register for MMC Controller 2 Request */
-#define DRCMR95                __REG(0x4000117C)  /* Request to Channel Map Register for AC97 Surround Transmit Request */
-#define DRCMR96                __REG(0x40001180)  /* Request to Channel Map Register for AC97 centre/LFE Transmit Request */
-#define DRCMR97                __REG(0x40001184)  /* Request to Channel Map Register for NAND interface data transmit & receive Request */
-#define DRCMR98                __REG(0x40001188)  /* Reserved */
-#define DRCMR99                __REG(0x4000118C)  /* Request to Channel Map Register for NAND interface command transmit Request */
+#define DRCMR39                __REG(0x4000019C)  /* Reserved */
 
+#define DRCMR68                       __REG(0x40001110)  /* Request to Channel Map Register for Camera FIFO 0 Request */
+#define DRCMR69                       __REG(0x40001114)  /* Request to Channel Map Register for Camera FIFO 1 Request */
+#define DRCMR70                       __REG(0x40001118)  /* Request to Channel Map Register for Camera FIFO 2 Request */
 
 #define DRCMRRXSADR    DRCMR2
 #define DRCMRTXSADR    DRCMR3
@@ -272,12 +185,9 @@ typedef void               (*ExcpHndlr) (void) ;
 #define DRCMRTXSTTHR   DRCMR20
 #define DRCMRRXMMC     DRCMR21
 #define DRCMRTXMMC     DRCMR22
-#define DRCMRRXMMC2    DRCMR93
-#define DRCMRTXMMC2    DRCMR94
-#define DRCMRUDC(x)    DRCMR((x) + 24)
 
 #define DRCMR_MAPVLD   (1 << 7)        /* Map Valid (read / write) */
-#define DRCMR_CHLNUM   0x1f            /* mask for Channel Number (read / write) */
+#define DRCMR_CHLNUM   0x0f            /* mask for Channel Number (read / write) */
 
 #define DDADR0         __REG(0x40000200)  /* DMA Descriptor Address Register Channel 0 */
 #define DSADR0         __REG(0x40000204)  /* DMA Source Address Register Channel 0 */
@@ -352,11 +262,11 @@ typedef void              (*ExcpHndlr) (void) ;
 #define DDADR_DESCADDR 0xfffffff0      /* Address of next descriptor (mask) */
 #define DDADR_STOP     (1 << 0)        /* Stop (read / write) */
 
-#define DCMD_INCSRCADDR        (1 << 31)       /* Source Address Increment Setting. */
-#define DCMD_INCTRGADDR        (1 << 30)       /* Target Address Increment Setting. */
+#define DCMD_INCSRCADDR (1 << 31)      /* Source Address Increment Setting. */
+#define DCMD_INCTRGADDR (1 << 30)      /* Target Address Increment Setting. */
 #define DCMD_FLOWSRC   (1 << 29)       /* Flow Control by the source. */
 #define DCMD_FLOWTRG   (1 << 28)       /* Flow Control by the target. */
-#define DCMD_STARTIRQEN        (1 << 22)       /* Start Interrupt Enable */
+#define DCMD_STARTIRQEN (1 << 22)      /* Start Interrupt Enable */
 #define DCMD_ENDIRQEN  (1 << 21)       /* End Interrupt Enable */
 #define DCMD_ENDIAN    (1 << 18)       /* Device Endian-ness. */
 #define DCMD_BURST8    (1 << 16)       /* 8 byte burst */
@@ -372,11 +282,9 @@ typedef void               (*ExcpHndlr) (void) ;
 #define DCMD_RXMCDR    (DCMD_INCTRGADDR|DCMD_FLOWSRC|DCMD_BURST32|DCMD_WIDTH4)
 #define DCMD_TXPCDR    (DCMD_INCSRCADDR|DCMD_FLOWTRG|DCMD_BURST32|DCMD_WIDTH4)
 
-
 /*
  * UARTs
  */
-
 /* Full Function UART (FFUART) */
 #define FFUART         FFRBR
 #define FFRBR          __REG(0x40100000)  /* Receive Buffer Register (read only) */
@@ -469,7 +377,7 @@ typedef void                (*ExcpHndlr) (void) ;
 #define LSR_OE         (1 << 1)        /* Overrun Error */
 #define LSR_DR         (1 << 0)        /* Data Ready */
 
-#define MCR_LOOP       (1 << 4)
+#define MCR_LOOP       (1 << 4)        */
 #define MCR_OUT2       (1 << 3)        /* force MSR_DCD in loopback mode */
 #define MCR_OUT1       (1 << 2)        /* force MSR_RI in loopback mode */
 #define MCR_RTS                (1 << 1)        /* Request to Send */
@@ -487,13 +395,6 @@ typedef void               (*ExcpHndlr) (void) ;
 /*
  * IrSR (Infrared Selection Register)
  */
-#ifdef CONFIG_CPU_MONAHANS
-#define STISR_RXPL      (1 << 4)        /* Receive Data Polarity */
-#define STISR_TXPL      (1 << 3)        /* Transmit Data Polarity */
-#define STISR_XMODE     (1 << 2)        /* Transmit Pulse Width Select */
-#define STISR_RCVEIR    (1 << 1)        /* Receiver SIR Enable */
-#define STISR_XMITIR    (1 << 0)        /* Transmitter SIR Enable */
-#else
 #define IrSR_OFFSET 0x20
 
 #define IrSR_RXPL_NEG_IS_ZERO (1<<4)
@@ -508,85 +409,85 @@ typedef void              (*ExcpHndlr) (void) ;
 #define IrSR_XMITIR_UART_MODE 0x0
 
 #define IrSR_IR_RECEIVE_ON (\
-                IrSR_RXPL_NEG_IS_ZERO | \
-                IrSR_TXPL_POS_IS_ZERO | \
-                IrSR_XMODE_PULSE_3_16 | \
-                IrSR_RCVEIR_IR_MODE   | \
-                IrSR_XMITIR_UART_MODE)
+               IrSR_RXPL_NEG_IS_ZERO | \
+               IrSR_TXPL_POS_IS_ZERO | \
+               IrSR_XMODE_PULSE_3_16 | \
+               IrSR_RCVEIR_IR_MODE   | \
+               IrSR_XMITIR_UART_MODE)
 
 #define IrSR_IR_TRANSMIT_ON (\
-                IrSR_RXPL_NEG_IS_ZERO | \
-                IrSR_TXPL_POS_IS_ZERO | \
-                IrSR_XMODE_PULSE_3_16 | \
-                IrSR_RCVEIR_UART_MODE | \
-                IrSR_XMITIR_IR_MODE)
-#endif /* not CONFIG_CPU_MONAHANS */
+               IrSR_RXPL_NEG_IS_ZERO | \
+               IrSR_TXPL_POS_IS_ZERO | \
+               IrSR_XMODE_PULSE_3_16 | \
+               IrSR_RCVEIR_UART_MODE | \
+               IrSR_XMITIR_IR_MODE)
 
 /*
  * I2C registers
  */
-
 #define IBMR           __REG(0x40301680)  /* I2C Bus Monitor Register - IBMR */
 #define IDBR           __REG(0x40301688)  /* I2C Data Buffer Register - IDBR */
 #define ICR            __REG(0x40301690)  /* I2C Control Register - ICR */
 #define ISR            __REG(0x40301698)  /* I2C Status Register - ISR */
 #define ISAR           __REG(0x403016A0)  /* I2C Slave Address Register - ISAR */
 
-#define PWRIBMR    __REG(0x40f00180)  /* Power I2C Bus Monitor Register-IBMR */
-#define PWRIDBR    __REG(0x40f00188)  /* Power I2C Data Buffer Register-IDBR */
-#define PWRICR __REG(0x40f00190)  /* Power I2C Control Register - ICR */
-#define PWRISR __REG(0x40f00198)  /* Power I2C Status Register - ISR */
-#define PWRISAR    __REG(0x40f001A0)  /*Power I2C Slave Address Register-ISAR */
-
-#define ICR_START      (1 << 0)           /* start bit */
-#define ICR_STOP       (1 << 1)           /* stop bit */
-#define ICR_ACKNAK     (1 << 2)           /* send ACK(0) or NAK(1) */
-#define ICR_TB         (1 << 3)           /* transfer byte bit */
-#define ICR_MA         (1 << 4)           /* master abort */
-#define ICR_SCLE       (1 << 5)           /* master clock enable */
-#define ICR_IUE                (1 << 6)           /* unit enable */
-#define ICR_GCD                (1 << 7)           /* general call disable */
-#define ICR_ITEIE      (1 << 8)           /* enable tx interrupts */
-#define ICR_IRFIE      (1 << 9)           /* enable rx interrupts */
-#define ICR_BEIE       (1 << 10)          /* enable bus error ints */
-#define ICR_SSDIE      (1 << 11)          /* slave STOP detected int enable */
-#define ICR_ALDIE      (1 << 12)          /* enable arbitration interrupt */
-#define ICR_SADIE      (1 << 13)          /* slave address detected int enable */
-#define ICR_UR         (1 << 14)          /* unit reset */
-
-#define ISR_RWM                (1 << 0)           /* read/write mode */
-#define ISR_ACKNAK     (1 << 1)           /* ack/nak status */
-#define ISR_UB         (1 << 2)           /* unit busy */
-#define ISR_IBB                (1 << 3)           /* bus busy */
-#define ISR_SSD                (1 << 4)           /* slave stop detected */
-#define ISR_ALD                (1 << 5)           /* arbitration loss detected */
-#define ISR_ITE                (1 << 6)           /* tx buffer empty */
-#define ISR_IRF                (1 << 7)           /* rx buffer full */
-#define ISR_GCAD       (1 << 8)           /* general call address detected */
-#define ISR_SAD                (1 << 9)           /* slave address detected */
-#define ISR_BED                (1 << 10)          /* bus error no ACK/NAK */
-
+#define PWRIBMR                __REG(0x40f00180)  /* Power I2C Bus Monitor Register-IBMR */
+#define PWRIDBR                __REG(0x40f00188)  /* Power I2C Data Buffer Register-IDBR */
+#define PWRICR         __REG(0x40f00190)  /* Power I2C Control Register - ICR */
+#define PWRISR         __REG(0x40f00198)  /* Power I2C Status Register - ISR */
+#define PWRISAR                __REG(0x40f001A0)  /* Power I2C Slave Address Register-ISAR */
+
+/* ----- Control register bits ---------------------------------------- */
+
+#define ICR_START      0x1             /* start bit */
+#define ICR_STOP       0x2             /* stop bit */
+#define ICR_ACKNAK     0x4             /* send ACK(0) or NAK(1) */
+#define ICR_TB         0x8             /* transfer byte bit */
+#define ICR_MA         0x10            /* master abort */
+#define ICR_SCLE       0x20            /* master clock enable */
+#define ICR_IUE                0x40            /* unit enable */
+#define ICR_GCD                0x80            /* general call disable */
+#define ICR_ITEIE      0x100           /* enable tx interrupts */
+#define ICR_IRFIE      0x200           /* enable rx interrupts */
+#define ICR_BEIE       0x400           /* enable bus error ints */
+#define ICR_SSDIE      0x800           /* slave STOP detected int enable */
+#define ICR_ALDIE      0x1000          /* enable arbitration interrupt */
+#define ICR_SADIE      0x2000          /* slave address detected int enable */
+#define ICR_UR         0x4000          /* unit reset */
+#define ICR_FM         0x8000          /* Fast Mode */
+
+/* ----- Status register bits ----------------------------------------- */
+
+#define ISR_RWM                0x1             /* read/write mode */
+#define ISR_ACKNAK     0x2             /* ack/nak status */
+#define ISR_UB         0x4             /* unit busy */
+#define ISR_IBB                0x8             /* bus busy */
+#define ISR_SSD                0x10            /* slave stop detected */
+#define ISR_ALD                0x20            /* arbitration loss detected */
+#define ISR_ITE                0x40            /* tx buffer empty */
+#define ISR_IRF                0x80            /* rx buffer full */
+#define ISR_GCAD       0x100           /* general call address detected */
+#define ISR_SAD                0x200           /* slave address detected */
+#define ISR_BED                0x400           /* bus error no ACK/NAK */
 
 /*
  * Serial Audio Controller
  */
-
-/* FIXME: This clash with SA1111 defines */
-#ifndef CONFIG_SA1111
-#define SACR0          __REG(0x40400000)  /* Global Control Register */
-#define SACR1          __REG(0x40400004)  /* Serial Audio I 2 S/MSB-Justified Control Register */
-#define SASR0          __REG(0x4040000C)  /* Serial Audio I 2 S/MSB-Justified Interface and FIFO Status Register */
-#define SAIMR          __REG(0x40400014)  /* Serial Audio Interrupt Mask Register */
-#define SAICR          __REG(0x40400018)  /* Serial Audio Interrupt Clear Register */
-#define SADIV          __REG(0x40400060)  /* Audio Clock Divider Register. */
-#define SADR           __REG(0x40400080)  /* Serial Audio Data Register (TX and RX FIFO access Register). */
-#endif
+/* FIXME the audio defines collide w/ the SA1111 defines.  I don't like these
+ * short defines because there is too much chance of namespace collision
+ */
+/*#define SACR0                __REG(0x40400000)  /  Global Control Register */
+/*#define SACR1                __REG(0x40400004)  /  Serial Audio I 2 S/MSB-Justified Control Register */
+/*#define SASR0                __REG(0x4040000C)  /  Serial Audio I 2 S/MSB-Justified Interface and FIFO Status Register */
+/*#define SAIMR                __REG(0x40400014)  /  Serial Audio Interrupt Mask Register */
+/*#define SAICR                __REG(0x40400018)  /  Serial Audio Interrupt Clear Register */
+/*#define SADIV                __REG(0x40400060)  /  Audio Clock Divider Register. */
+/*#define SADR         __REG(0x40400080)  /  Serial Audio Data Register (TX and RX FIFO access Register). */
 
 
 /*
  * AC97 Controller registers
  */
-
 #define POCR           __REG(0x40500000)  /* PCM Out Control Register */
 #define POCR_FEIE      (1 << 3)        /* FIFO Error Interrupt Enable */
 
@@ -660,13 +561,9 @@ typedef void               (*ExcpHndlr) (void) ;
 #define PMC_REG_BASE   __REG(0x40500400)  /* Primary Modem Codec */
 #define SMC_REG_BASE   __REG(0x40500500)  /* Secondary Modem Codec */
 
-
 /*
  * USB Device Controller
- * PXA25x and PXA27x USB device controller registers are different.
  */
-#if defined(CONFIG_PXA25x)
-
 #define UDC_RES1       __REG(0x40600004)  /* UDC Undocumented - Reserved1 */
 #define UDC_RES2       __REG(0x40600008)  /* UDC Undocumented - Reserved2 */
 #define UDC_RES3       __REG(0x4060000C)  /* UDC Undocumented - Reserved3 */
@@ -822,250 +719,63 @@ typedef void             (*ExcpHndlr) (void) ;
 #define USIR1_IR14     (1 << 6)        /* Interrup request ep 14 */
 #define USIR1_IR15     (1 << 7)        /* Interrup request ep 15 */
 
-#elif defined(CONFIG_PXA27X)||( CONFIG_CPU_MONAHANS)
-
-#define UDCCR           __REG(0x40600000) /* UDC Control Register */
-#define UDCCR_OEN      (1 << 31)       /* On-the-Go Enable */
-#define UDCCR_AALTHNP  (1 << 30)       /* A-device Alternate Host Negotiation
-                                          Protocol Port Support */
-#define UDCCR_AHNP     (1 << 29)       /* A-device Host Negotiation Protocol
-                                          Support */
-#define UDCCR_BHNP     (1 << 28)       /* B-device Host Negotiation Protocol
-                                          Enable */
-#define UDCCR_DWRE     (1 << 16)       /* Device Remote Wake-up Enable */
-#define UDCCR_ACN      (0x03 << 11)    /* Active UDC configuration Number */
-#define UDCCR_ACN_S    11
-#define UDCCR_AIN      (0x07 << 8)     /* Active UDC interface Number */
-#define UDCCR_AIN_S    8
-#define UDCCR_AAISN    (0x07 << 5)     /* Active UDC Alternate Interface
-                                          Setting Number */
-#define UDCCR_AAISN_S  5
-#define UDCCR_SMAC     (1 << 4)        /* Switch Endpoint Memory to Active
-                                          Configuration */
-#define UDCCR_EMCE     (1 << 3)        /* Endpoint Memory Configuration
-                                          Error */
-#define UDCCR_UDR      (1 << 2)        /* UDC Resume */
-#define UDCCR_UDA      (1 << 1)        /* UDC Active */
-#define UDCCR_UDE      (1 << 0)        /* UDC Enable */
-
-#define UDCICR0         __REG(0x40600004) /* UDC Interrupt Control Register0 */
-#define UDCICR1         __REG(0x40600008) /* UDC Interrupt Control Register1 */
-#define UDCICR_FIFOERR (1 << 1)        /* FIFO Error interrupt for EP */
-#define UDCICR_PKTCOMPL (1 << 0)       /* Packet Complete interrupt for EP */
-
-#define UDC_INT_FIFOERROR  (0x2)
-#define UDC_INT_PACKETCMP  (0x1)
-
-#define UDCICR_INT(n,intr) (((intr) & 0x03) << (((n) & 0x0F) * 2))
-#define UDCICR1_IECC   (1 << 31)       /* IntEn - Configuration Change */
-#define UDCICR1_IESOF  (1 << 30)       /* IntEn - Start of Frame */
-#define UDCICR1_IERU   (1 << 29)       /* IntEn - Resume */
-#define UDCICR1_IESU   (1 << 28)       /* IntEn - Suspend */
-#define UDCICR1_IERS   (1 << 27)       /* IntEn - Reset */
-
-#define UDCISR0         __REG(0x4060000C) /* UDC Interrupt Status Register 0 */
-#define UDCISR1         __REG(0x40600010) /* UDC Interrupt Status Register 1 */
-#define UDCISR_INT(n,intr) (((intr) & 0x03) << (((n) & 0x0F) * 2))
-#define UDCISR1_IRCC   (1 << 31)       /* IntEn - Configuration Change */
-#define UDCISR1_IRSOF  (1 << 30)       /* IntEn - Start of Frame */
-#define UDCISR1_IRRU   (1 << 29)       /* IntEn - Resume */
-#define UDCISR1_IRSU   (1 << 28)       /* IntEn - Suspend */
-#define UDCISR1_IRRS   (1 << 27)       /* IntEn - Reset */
-
-#define UDCFNR          __REG(0x40600014) /* UDC Frame Number Register */
-#define UDCOTGICR      __REG(0x40600018) /* UDC On-The-Go interrupt control */
-#define UDCOTGICR_IESF (1 << 24)       /* OTG SET_FEATURE command recvd */
-#define UDCOTGICR_IEXR (1 << 17)       /* Extra Transciever Interrupt
-                                          Rising Edge Interrupt Enable */
-#define UDCOTGICR_IEXF (1 << 16)       /* Extra Transciever Interrupt
-                                          Falling Edge Interrupt Enable */
-#define UDCOTGICR_IEVV40R (1 << 9)     /* OTG Vbus Valid 4.0V Rising Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IEVV40F (1 << 8)     /* OTG Vbus Valid 4.0V Falling Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IEVV44R (1 << 7)     /* OTG Vbus Valid 4.4V Rising Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IEVV44F (1 << 6)     /* OTG Vbus Valid 4.4V Falling Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IESVR        (1 << 5)        /* OTG Session Valid Rising Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IESVF        (1 << 4)        /* OTG Session Valid Falling Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IESDR        (1 << 3)        /* OTG A-Device SRP Detect Rising
-                                          Edge Interrupt Enable */
-#define UDCOTGICR_IESDF        (1 << 2)        /* OTG A-Device SRP Detect Falling
-                                          Edge Interrupt Enable */
-#define UDCOTGICR_IEIDR        (1 << 1)        /* OTG ID Change Rising Edge
-                                          Interrupt Enable */
-#define UDCOTGICR_IEIDF        (1 << 0)        /* OTG ID Change Falling Edge
-                                          Interrupt Enable */
-#define UDCOTGISR      __REG(0x4060001C) /* UDC OTG Interrupt Status Register*/
-#define UP2OCR         __REG(0x40600020) /* Port 2 control register */
-#define UP3OCR         __REG(0x40600024) /* Port 3 control register */
-
-#define UDCCSN(x)      __REG2(0x40600100, (x) << 2)
-#define UDCCSR0         __REG(0x40600100) /* UDC Control/Status register - Endpoint 0 */
-#define UDCCSR0_ACM    (1 << 9)        /* ACK control mode */
-#define UDCCSR0_AREN   (1 << 8)        /* ACK response enable */
-#define UDCCSR0_SA     (1 << 7)        /* Setup Active */
-#define UDCCSR0_RNE    (1 << 6)        /* Receive FIFO Not Empty */
-#define UDCCSR0_FST    (1 << 5)        /* Force Stall */
-#define UDCCSR0_SST    (1 << 4)        /* Sent Stall */
-#define UDCCSR0_DME    (1 << 3)        /* DMA Enable */
-#define UDCCSR0_FTF    (1 << 2)        /* Flush Transmit FIFO */
-#define UDCCSR0_IPR    (1 << 1)        /* IN Packet Ready */
-#define UDCCSR0_OPC    (1 << 0)        /* OUT Packet Complete */
-
-#define UDCCSRA         __REG(0x40600104) /* UDC Control/Status register - Endpoint A */
-#define UDCCSRB         __REG(0x40600108) /* UDC Control/Status register - Endpoint B */
-#define UDCCSRC         __REG(0x4060010C) /* UDC Control/Status register - Endpoint C */
-#define UDCCSRD         __REG(0x40600110) /* UDC Control/Status register - Endpoint D */
-#define UDCCSRE         __REG(0x40600114) /* UDC Control/Status register - Endpoint E */
-#define UDCCSRF         __REG(0x40600118) /* UDC Control/Status register - Endpoint F */
-#define UDCCSRG         __REG(0x4060011C) /* UDC Control/Status register - Endpoint G */
-#define UDCCSRH         __REG(0x40600120) /* UDC Control/Status register - Endpoint H */
-#define UDCCSRI         __REG(0x40600124) /* UDC Control/Status register - Endpoint I */
-#define UDCCSRJ         __REG(0x40600128) /* UDC Control/Status register - Endpoint J */
-#define UDCCSRK         __REG(0x4060012C) /* UDC Control/Status register - Endpoint K */
-#define UDCCSRL         __REG(0x40600130) /* UDC Control/Status register - Endpoint L */
-#define UDCCSRM         __REG(0x40600134) /* UDC Control/Status register - Endpoint M */
-#define UDCCSRN         __REG(0x40600138) /* UDC Control/Status register - Endpoint N */
-#define UDCCSRP         __REG(0x4060013C) /* UDC Control/Status register - Endpoint P */
-#define UDCCSRQ         __REG(0x40600140) /* UDC Control/Status register - Endpoint Q */
-#define UDCCSRR         __REG(0x40600144) /* UDC Control/Status register - Endpoint R */
-#define UDCCSRS         __REG(0x40600148) /* UDC Control/Status register - Endpoint S */
-#define UDCCSRT         __REG(0x4060014C) /* UDC Control/Status register - Endpoint T */
-#define UDCCSRU         __REG(0x40600150) /* UDC Control/Status register - Endpoint U */
-#define UDCCSRV         __REG(0x40600154) /* UDC Control/Status register - Endpoint V */
-#define UDCCSRW         __REG(0x40600158) /* UDC Control/Status register - Endpoint W */
-#define UDCCSRX         __REG(0x4060015C) /* UDC Control/Status register - Endpoint X */
-
-#define UDCCSR_DPE     (1 << 9)        /* Data Packet Error */
-#define UDCCSR_FEF     (1 << 8)        /* Flush Endpoint FIFO */
-#define UDCCSR_SP      (1 << 7)        /* Short Packet Control/Status */
-#define UDCCSR_BNE     (1 << 6)        /* Buffer Not Empty (IN endpoints) */
-#define UDCCSR_BNF     (1 << 6)        /* Buffer Not Full (OUT endpoints) */
-#define UDCCSR_FST     (1 << 5)        /* Force STALL */
-#define UDCCSR_SST     (1 << 4)        /* Sent STALL */
-#define UDCCSR_DME     (1 << 3)        /* DMA Enable */
-#define UDCCSR_TRN     (1 << 2)        /* Tx/Rx NAK */
-#define UDCCSR_PC      (1 << 1)        /* Packet Complete */
-#define UDCCSR_FS      (1 << 0)        /* FIFO needs service */
-
-#define UDCBCN(x)      __REG2(0x40600200, (x)<<2)
-#define UDCBCR0         __REG(0x40600200) /* Byte Count Register - EP0 */
-#define UDCBCRA         __REG(0x40600204) /* Byte Count Register - EPA */
-#define UDCBCRB         __REG(0x40600208) /* Byte Count Register - EPB */
-#define UDCBCRC         __REG(0x4060020C) /* Byte Count Register - EPC */
-#define UDCBCRD         __REG(0x40600210) /* Byte Count Register - EPD */
-#define UDCBCRE         __REG(0x40600214) /* Byte Count Register - EPE */
-#define UDCBCRF         __REG(0x40600218) /* Byte Count Register - EPF */
-#define UDCBCRG         __REG(0x4060021C) /* Byte Count Register - EPG */
-#define UDCBCRH         __REG(0x40600220) /* Byte Count Register - EPH */
-#define UDCBCRI         __REG(0x40600224) /* Byte Count Register - EPI */
-#define UDCBCRJ         __REG(0x40600228) /* Byte Count Register - EPJ */
-#define UDCBCRK         __REG(0x4060022C) /* Byte Count Register - EPK */
-#define UDCBCRL         __REG(0x40600230) /* Byte Count Register - EPL */
-#define UDCBCRM         __REG(0x40600234) /* Byte Count Register - EPM */
-#define UDCBCRN         __REG(0x40600238) /* Byte Count Register - EPN */
-#define UDCBCRP         __REG(0x4060023C) /* Byte Count Register - EPP */
-#define UDCBCRQ         __REG(0x40600240) /* Byte Count Register - EPQ */
-#define UDCBCRR         __REG(0x40600244) /* Byte Count Register - EPR */
-#define UDCBCRS         __REG(0x40600248) /* Byte Count Register - EPS */
-#define UDCBCRT         __REG(0x4060024C) /* Byte Count Register - EPT */
-#define UDCBCRU         __REG(0x40600250) /* Byte Count Register - EPU */
-#define UDCBCRV         __REG(0x40600254) /* Byte Count Register - EPV */
-#define UDCBCRW         __REG(0x40600258) /* Byte Count Register - EPW */
-#define UDCBCRX         __REG(0x4060025C) /* Byte Count Register - EPX */
-
-#define UDCDN(x)       __REG2(0x40600300, (x)<<2)
-#define PHYS_UDCDN(x)  (0x40600300 + ((x)<<2))
-#define PUDCDN(x)      (volatile u32 *)(io_p2v(PHYS_UDCDN((x))))
-#define UDCDR0          __REG(0x40600300) /* Data Register - EP0 */
-#define UDCDRA          __REG(0x40600304) /* Data Register - EPA */
-#define UDCDRB          __REG(0x40600308) /* Data Register - EPB */
-#define UDCDRC          __REG(0x4060030C) /* Data Register - EPC */
-#define UDCDRD          __REG(0x40600310) /* Data Register - EPD */
-#define UDCDRE          __REG(0x40600314) /* Data Register - EPE */
-#define UDCDRF          __REG(0x40600318) /* Data Register - EPF */
-#define UDCDRG          __REG(0x4060031C) /* Data Register - EPG */
-#define UDCDRH          __REG(0x40600320) /* Data Register - EPH */
-#define UDCDRI          __REG(0x40600324) /* Data Register - EPI */
-#define UDCDRJ          __REG(0x40600328) /* Data Register - EPJ */
-#define UDCDRK          __REG(0x4060032C) /* Data Register - EPK */
-#define UDCDRL          __REG(0x40600330) /* Data Register - EPL */
-#define UDCDRM          __REG(0x40600334) /* Data Register - EPM */
-#define UDCDRN          __REG(0x40600338) /* Data Register - EPN */
-#define UDCDRP          __REG(0x4060033C) /* Data Register - EPP */
-#define UDCDRQ          __REG(0x40600340) /* Data Register - EPQ */
-#define UDCDRR          __REG(0x40600344) /* Data Register - EPR */
-#define UDCDRS          __REG(0x40600348) /* Data Register - EPS */
-#define UDCDRT          __REG(0x4060034C) /* Data Register - EPT */
-#define UDCDRU          __REG(0x40600350) /* Data Register - EPU */
-#define UDCDRV          __REG(0x40600354) /* Data Register - EPV */
-#define UDCDRW          __REG(0x40600358) /* Data Register - EPW */
-#define UDCDRX          __REG(0x4060035C) /* Data Register - EPX */
-
-#define UDCCN(x)       __REG2(0x40600400, (x)<<2)
-#define UDCCRA          __REG(0x40600404) /* Configuration register EPA */
-#define UDCCRB          __REG(0x40600408) /* Configuration register EPB */
-#define UDCCRC          __REG(0x4060040C) /* Configuration register EPC */
-#define UDCCRD          __REG(0x40600410) /* Configuration register EPD */
-#define UDCCRE          __REG(0x40600414) /* Configuration register EPE */
-#define UDCCRF          __REG(0x40600418) /* Configuration register EPF */
-#define UDCCRG          __REG(0x4060041C) /* Configuration register EPG */
-#define UDCCRH          __REG(0x40600420) /* Configuration register EPH */
-#define UDCCRI          __REG(0x40600424) /* Configuration register EPI */
-#define UDCCRJ          __REG(0x40600428) /* Configuration register EPJ */
-#define UDCCRK          __REG(0x4060042C) /* Configuration register EPK */
-#define UDCCRL          __REG(0x40600430) /* Configuration register EPL */
-#define UDCCRM          __REG(0x40600434) /* Configuration register EPM */
-#define UDCCRN          __REG(0x40600438) /* Configuration register EPN */
-#define UDCCRP          __REG(0x4060043C) /* Configuration register EPP */
-#define UDCCRQ          __REG(0x40600440) /* Configuration register EPQ */
-#define UDCCRR          __REG(0x40600444) /* Configuration register EPR */
-#define UDCCRS          __REG(0x40600448) /* Configuration register EPS */
-#define UDCCRT          __REG(0x4060044C) /* Configuration register EPT */
-#define UDCCRU          __REG(0x40600450) /* Configuration register EPU */
-#define UDCCRV          __REG(0x40600454) /* Configuration register EPV */
-#define UDCCRW          __REG(0x40600458) /* Configuration register EPW */
-#define UDCCRX          __REG(0x4060045C) /* Configuration register EPX */
-
-#define UDCCONR_CN     (0x03 << 25)    /* Configuration Number */
-#define UDCCONR_CN_S   (25)
-#define UDCCONR_IN     (0x07 << 22)    /* Interface Number */
-#define UDCCONR_IN_S   (22)
-#define UDCCONR_AISN   (0x07 << 19)    /* Alternate Interface Number */
-#define UDCCONR_AISN_S (19)
-#define UDCCONR_EN     (0x0f << 15)    /* Endpoint Number */
-#define UDCCONR_EN_S   (15)
-#define UDCCONR_ET     (0x03 << 13)    /* Endpoint Type: */
-#define UDCCONR_ET_S   (13)
-#define UDCCONR_ET_INT (0x03 << 13)    /*   Interrupt */
-#define UDCCONR_ET_BULK        (0x02 << 13)    /*   Bulk */
-#define UDCCONR_ET_ISO (0x01 << 13)    /*   Isochronous */
-#define UDCCONR_ET_NU  (0x00 << 13)    /*   Not used */
-#define UDCCONR_ED     (1 << 12)       /* Endpoint Direction */
-#define UDCCONR_MPS    (0x3ff << 2)    /* Maximum Packet Size */
-#define UDCCONR_MPS_S  (2)
-#define UDCCONR_DE     (1 << 1)        /* Double Buffering Enable */
-#define UDCCONR_EE     (1 << 0)        /* Endpoint Enable */
-
-
-#define UDC_INT_FIFOERROR  (0x2)
-#define UDC_INT_PACKETCMP  (0x1)
-
-#define UDC_FNR_MASK     (0x7ff)
-
-#define UDCCSR_WR_MASK   (UDCCSR_DME|UDCCSR_FST)
-#define UDC_BCR_MASK    (0x3ff)
+#if defined(CONFIG_PXA27X)
+/*
+ * USB Host Controller
+ */
+#define UHCREV         __REG(0x4C000000)
+#define UHCHCON                __REG(0x4C000004)
+#define UHCCOMS                __REG(0x4C000008)
+#define UHCINTS                __REG(0x4C00000C)
+#define UHCINTE                __REG(0x4C000010)
+#define UHCINTD                __REG(0x4C000014)
+#define UHCHCCA                __REG(0x4C000018)
+#define UHCPCED                __REG(0x4C00001C)
+#define UHCCHED                __REG(0x4C000020)
+#define UHCCCED                __REG(0x4C000024)
+#define UHCBHED                __REG(0x4C000028)
+#define UHCBCED                __REG(0x4C00002C)
+#define UHCDHEAD       __REG(0x4C000030)
+#define UHCFMI         __REG(0x4C000034)
+#define UHCFMR         __REG(0x4C000038)
+#define UHCFMN         __REG(0x4C00003C)
+#define UHCPERS                __REG(0x4C000040)
+#define UHCLST         __REG(0x4C000044)
+#define UHCRHDA                __REG(0x4C000048)
+#define UHCRHDB                __REG(0x4C00004C)
+#define UHCRHS         __REG(0x4C000050)
+#define UHCRHPS1       __REG(0x4C000054)
+#define UHCRHPS2       __REG(0x4C000058)
+#define UHCRHPS3       __REG(0x4C00005C)
+#define UHCSTAT                __REG(0x4C000060)
+#define UHCHR          __REG(0x4C000064)
+#define UHCHIE         __REG(0x4C000068)
+#define UHCHIT         __REG(0x4C00006C)
+
+#define UHCHR_FSBIR    (1<<0)
+#define UHCHR_FHR      (1<<1)
+#define UHCHR_CGR      (1<<2)
+#define UHCHR_SSDC     (1<<3)
+#define UHCHR_UIT      (1<<4)
+#define UHCHR_SSE      (1<<5)
+#define UHCHR_PSPL     (1<<6)
+#define UHCHR_PCPL     (1<<7)
+#define UHCHR_SSEP0    (1<<9)
+#define UHCHR_SSEP1    (1<<10)
+#define UHCHR_SSEP2    (1<<11)
+
+#define UHCHIE_UPRIE   (1<<13)
+#define UHCHIE_UPS2IE  (1<<12)
+#define UHCHIE_UPS1IE  (1<<11)
+#define UHCHIE_TAIE    (1<<10)
+#define UHCHIE_HBAIE   (1<<8)
+#define UHCHIE_RWIE    (1<<7)
+
 #endif
 
 /*
  * Fast Infrared Communication Port
  */
-
-#define FICP           __REG(0x40800000)  /* Start of FICP area */
 #define ICCR0          __REG(0x40800000)  /* ICP Control Register 0 */
 #define ICCR1          __REG(0x40800004)  /* ICP Control Register 1 */
 #define ICCR2          __REG(0x40800008)  /* ICP Control Register 2 */
@@ -1073,78 +783,45 @@ typedef void             (*ExcpHndlr) (void) ;
 #define ICSR0          __REG(0x40800014)  /* ICP Status Register 0 */
 #define ICSR1          __REG(0x40800018)  /* ICP Status Register 1 */
 
-#define ICCR0_AME      (1 << 7)        /* Adress match enable */
-#define ICCR0_TIE      (1 << 6)        /* Transmit FIFO interrupt enable */
-#define ICCR0_RIE      (1 << 5)        /* Recieve FIFO interrupt enable */
-#define ICCR0_RXE      (1 << 4)        /* Receive enable */
-#define ICCR0_TXE      (1 << 3)        /* Transmit enable */
-#define ICCR0_TUS      (1 << 2)        /* Transmit FIFO underrun select */
-#define ICCR0_LBM      (1 << 1)        /* Loopback mode */
-#define ICCR0_ITR      (1 << 0)        /* IrDA transmission */
-
-#ifdef CONFIG_PXA27X
-#define ICCR2_RXP       (1 << 3)       /* Receive Pin Polarity select */
-#define ICCR2_TXP       (1 << 2)       /* Transmit Pin Polarity select */
-#define ICCR2_TRIG     (3 << 0)        /* Receive FIFO Trigger threshold */
-#define ICCR2_TRIG_8    (0 << 0)       /*      >= 8 bytes */
-#define ICCR2_TRIG_16   (1 << 0)       /*      >= 16 bytes */
-#define ICCR2_TRIG_32   (2 << 0)       /*      >= 32 bytes */
-#endif
-
-#ifdef CONFIG_PXA27X
-#define ICSR0_EOC      (1 << 6)        /* DMA End of Descriptor Chain */
-#endif
-#define ICSR0_FRE      (1 << 5)        /* Framing error */
-#define ICSR0_RFS      (1 << 4)        /* Receive FIFO service request */
-#define ICSR0_TFS      (1 << 3)        /* Transnit FIFO service request */
-#define ICSR0_RAB      (1 << 2)        /* Receiver abort */
-#define ICSR0_TUR      (1 << 1)        /* Trunsmit FIFO underun */
-#define ICSR0_EIF      (1 << 0)        /* End/Error in FIFO */
-
-#define ICSR1_ROR      (1 << 6)        /* Receiver FIFO underrun  */
-#define ICSR1_CRE      (1 << 5)        /* CRC error */
-#define ICSR1_EOF      (1 << 4)        /* End of frame */
-#define ICSR1_TNF      (1 << 3)        /* Transmit FIFO not full */
-#define ICSR1_RNE      (1 << 2)        /* Receive FIFO not empty */
-#define ICSR1_TBY      (1 << 1)        /* Tramsmiter busy flag */
-#define ICSR1_RSY      (1 << 0)        /* Recevier synchronized flag */
-
-
 /*
  * Real Time Clock
  */
-
 #define RCNR           __REG(0x40900000)  /* RTC Count Register */
 #define RTAR           __REG(0x40900004)  /* RTC Alarm Register */
 #define RTSR           __REG(0x40900008)  /* RTC Status Register */
 #define RTTR           __REG(0x4090000C)  /* RTC Timer Trim Register */
-#define PIAR           __REG(0x40900038)  /* Periodic Interrupt Alarm Register */
-
-#define RTSR_PICE      (1 << 15)       /* Periodic interrupt count enable */
-#define RTSR_PIALE     (1 << 14)       /* Periodic interrupt Alarm enable */
+#define RDAR1     __REG(0x40900018)  /* Wristwatch Day Alarm Reg 1 */
+#define RDAR2     __REG(0x40900020)  /* Wristwatch Day Alarm Reg 2 */
+#define RYAR1     __REG(0x4090001C)  /* Wristwatch Year Alarm Reg 1 */
+#define RYAR2     __REG(0x40900024)  /* Wristwatch Year Alarm Reg 2 */
+#define SWAR1     __REG(0x4090002C)  /* Stopwatch Alarm Register 1 */
+#define SWAR2     __REG(0x40900030)  /* Stopwatch Alarm Register 2 */
+#define PIAR      __REG(0x40900038)  /* Periodic Interrupt Alarm Register */
+#define RDCR      __REG(0x40900010)  /* RTC Day Count Register. */
+#define RYCR      __REG(0x40900014)  /* RTC Year Count Register. */
+#define SWCR      __REG(0x40900028)  /* Stopwatch Count Register */
+#define RTCPICR           __REG(0x40900034)  /* Periodic Interrupt Counter Register */
+
+#define RTSR_PICE  (1 << 15)   /* Peridoc interrupt count enable */
+#define RTSR_PIALE (1 << 14)   /* Peridoc interrupt Alarm enable */
+#define RTSR_PIAL  (1 << 13)   /* Peridoc  interrupt Alarm status */
 #define RTSR_HZE       (1 << 3)        /* HZ interrupt enable */
 #define RTSR_ALE       (1 << 2)        /* RTC alarm interrupt enable */
 #define RTSR_HZ                (1 << 1)        /* HZ rising-edge detected */
 #define RTSR_AL                (1 << 0)        /* RTC alarm detected */
 
-
 /*
  * OS Timer & Match Registers
  */
-
 #define OSMR0          __REG(0x40A00000)  /* */
 #define OSMR1          __REG(0x40A00004)  /* */
 #define OSMR2          __REG(0x40A00008)  /* */
 #define OSMR3          __REG(0x40A0000C)  /* */
-#define OSMR4          __REG(0x40A00080)  /* */
 #define OSCR           __REG(0x40A00010)  /* OS Timer Counter Register */
-#define OSCR4          __REG(0x40A00040)  /* OS Timer Counter Register */
-#define OMCR4          __REG(0x40A000C0)  /* */
 #define OSSR           __REG(0x40A00014)  /* OS Timer Status Register */
 #define OWER           __REG(0x40A00018)  /* OS Timer Watchdog Enable Register */
 #define OIER           __REG(0x40A0001C)  /* OS Timer Interrupt Enable Register */
 
-#define OSSR_M4                (1 << 4)        /* Match status channel 4 */
 #define OSSR_M3                (1 << 3)        /* Match status channel 3 */
 #define OSSR_M2                (1 << 2)        /* Match status channel 2 */
 #define OSSR_M1                (1 << 1)        /* Match status channel 1 */
@@ -1152,17 +829,14 @@ typedef void             (*ExcpHndlr) (void) ;
 
 #define OWER_WME       (1 << 0)        /* Watchdog Match Enable */
 
-#define OIER_E4                (1 << 4)        /* Interrupt enable channel 4 */
 #define OIER_E3                (1 << 3)        /* Interrupt enable channel 3 */
 #define OIER_E2                (1 << 2)        /* Interrupt enable channel 2 */
 #define OIER_E1                (1 << 1)        /* Interrupt enable channel 1 */
 #define OIER_E0                (1 << 0)        /* Interrupt enable channel 0 */
 
-
 /*
  * Pulse Width Modulator
  */
-
 #define PWM_CTRL0      __REG(0x40B00000)  /* PWM 0 Control Register */
 #define PWM_PWDUTY0    __REG(0x40B00004)  /* PWM 0 Duty Cycle Register */
 #define PWM_PERVAL0    __REG(0x40B00008)  /* PWM 0 Period Control Register */
@@ -1171,25 +845,19 @@ typedef void             (*ExcpHndlr) (void) ;
 #define PWM_PWDUTY1    __REG(0x40C00004)  /* PWM 1 Duty Cycle Register */
 #define PWM_PERVAL1    __REG(0x40C00008)  /* PWM 1 Period Control Register */
 
-
 /*
  * Interrupt Controller
  */
-/* ICIP to ICPR can only be accessed by coprocessor */
-/* #ifndef CONFIG_CPU_MONAHANS*/
 #define ICIP           __REG(0x40D00000)  /* Interrupt Controller IRQ Pending Register */
 #define ICMR           __REG(0x40D00004)  /* Interrupt Controller Mask Register */
 #define ICLR           __REG(0x40D00008)  /* Interrupt Controller Level Register */
 #define ICFP           __REG(0x40D0000C)  /* Interrupt Controller FIQ Pending Register */
 #define ICPR           __REG(0x40D00010)  /* Interrupt Controller Pending Register */
-/* #endif // CONFIG_CPU_MONAHANS */
 #define ICCR           __REG(0x40D00014)  /* Interrupt Controller Control Register */
 
-
 /*
  * General Purpose I/O
  */
-
 #define GPLR0          __REG(0x40E00000)  /* GPIO Pin-Level Register GPIO<31:0> */
 #define GPLR1          __REG(0x40E00004)  /* GPIO Pin-Level Register GPIO<63:32> */
 #define GPLR2          __REG(0x40E00008)  /* GPIO Pin-Level Register GPIO<80:64> */
@@ -1218,39 +886,26 @@ typedef void             (*ExcpHndlr) (void) ;
 #define GEDR1          __REG(0x40E0004C)  /* GPIO Edge Detect Status Register GPIO<63:32> */
 #define GEDR2          __REG(0x40E00050)  /* GPIO Edge Detect Status Register GPIO<80:64> */
 
-#ifndef CONFIG_CPU_MONAHANS
 #define GAFR0_L                __REG(0x40E00054)  /* GPIO Alternate Function Select Register GPIO<15:0> */
 #define GAFR0_U                __REG(0x40E00058)  /* GPIO Alternate Function Select Register GPIO<31:16> */
 #define GAFR1_L                __REG(0x40E0005C)  /* GPIO Alternate Function Select Register GPIO<47:32> */
 #define GAFR1_U                __REG(0x40E00060)  /* GPIO Alternate Function Select Register GPIO<63:48> */
 #define GAFR2_L                __REG(0x40E00064)  /* GPIO Alternate Function Select Register GPIO<79:64> */
-#define GAFR2_U                __REG(0x40E00068)  /* GPIO Alternate Function Select Register GPIO<95-80> */
-#define GAFR3_L                __REG(0x40E0006C)  /* GPIO Alternate Function Select Register GPIO<111:96> */
-#define GAFR3_U                __REG(0x40E00070)  /* GPIO Alternate Function Select Register GPIO<127:112> */
-#endif
-
-#define GPLR3          __REG(0x40E00100)  /* GPIO Pin-Level Register GPIO<127:96> */
-#define GPDR3          __REG(0x40E0010C)  /* GPIO Pin Direction Register GPIO<127:96> */
-#define GPSR3          __REG(0x40E00118)  /* GPIO Pin Output Set Register GPIO<127:96> */
-#define GPCR3          __REG(0x40E00124)  /* GPIO Pin Output Clear Register GPIO<127:96> */
-#define GRER3          __REG(0x40E00130)  /* GPIO Rising-Edge Detect Register GPIO<127:96> */
-#define GFER3          __REG(0x40E0013C)  /* GPIO Falling-Edge Detect Register GPIO<127:96> */
-#define GEDR3          __REG(0x40E00148)  /* GPIO Edge Detect Status Register GPIO<127:96> */
+#define GAFR2_U                __REG(0x40E00068)  /* GPIO Alternate Function Select Register GPIO 80 */
 
 /* More handy macros.  The argument is a literal GPIO number. */
 
 #define GPIO_bit(x)    (1 << ((x) & 0x1f))
 
-#if defined (CONFIG_PXA27X) || (CONFIG_CPU_MONAHANS)
+#ifdef CONFIG_PXA27X
 
 /* Interrupt Controller */
-/* #ifndef CONFIG_CPU_MONAHANS */
+
 #define ICIP2          __REG(0x40D0009C)  /* Interrupt Controller IRQ Pending Register 2 */
 #define ICMR2          __REG(0x40D000A0)  /* Interrupt Controller Mask Register 2 */
 #define ICLR2          __REG(0x40D000A4)  /* Interrupt Controller Level Register 2 */
 #define ICFP2          __REG(0x40D000A8)  /* Interrupt Controller FIQ Pending Register 2 */
 #define ICPR2          __REG(0x40D000AC)  /* Interrupt Controller Pending Register 2 */
-/* #endif //CONFIG_CPU_MONAHANS */
 
 #define _GPLR(x)       __REG2(0x40E00000, ((x) & 0x60) >> 3)
 #define _GPDR(x)       __REG2(0x40E0000C, ((x) & 0x60) >> 3)
@@ -1261,51 +916,15 @@ typedef void             (*ExcpHndlr) (void) ;
 #define _GEDR(x)       __REG2(0x40E00048, ((x) & 0x60) >> 3)
 #define _GAFR(x)       __REG2(0x40E00054, ((x) & 0x70) >> 2)
 
-#define GPLR(x)        (*((((x) & 0x7f) < 96) ? &_GPLR(x) : &GPLR3))
-#define GPDR(x)                (*((((x) & 0x7f) < 96) ? &_GPDR(x) : &GPDR3))
-#define GPSR(x)                (*((((x) & 0x7f) < 96) ? &_GPSR(x) : &GPSR3))
-#define GPCR(x)                (*((((x) & 0x7f) < 96) ? &_GPCR(x) : &GPCR3))
-#define GRER(x)                (*((((x) & 0x7f) < 96) ? &_GRER(x) : &GRER3))
-#define GFER(x)                (*((((x) & 0x7f) < 96) ? &_GFER(x) : &GFER3))
-#define GEDR(x)                (*((((x) & 0x7f) < 96) ? &_GEDR(x) : &GEDR3))
-#define GAFR(x)                (*((((x) & 0x7f) < 96) ? &_GAFR(x) : \
-                        ((((x) & 0x7f) < 112) ? &GAFR3_L : &GAFR3_U)))
-
-#ifdef  CONFIG_CPU_MONAHANS
-#define GSDR0          __REG(0x40E00400) /* Bit-wise Set of GPDR[31:0] */
-#define GSDR1          __REG(0x40E00404) /* Bit-wise Set of GPDR[63:32] */
-#define GSDR2          __REG(0x40E00408) /* Bit-wise Set of GPDR[95:64] */
-#define GSDR3          __REG(0x40E0040C) /* Bit-wise Set of GPDR[127:96] */
-
-#define GCDR0          __REG(0x40E00420) /* Bit-wise Clear of GPDR[31:0] */
-#define GCDR1          __REG(0x40E00424) /* Bit-wise Clear of GPDR[63:32] */
-#define GCDR2          __REG(0x40E00428) /* Bit-wise Clear of GPDR[95:64] */
-#define GCDR3          __REG(0x40E0042C) /* Bit-wise Clear of GPDR[127:96] */
-
-#define GSRER0         __REG(0x40E00440) /* Set Rising Edge Det. Enable [31:0] */
-#define GSRER1         __REG(0x40E00444) /* Set Rising Edge Det. Enable [63:32] */
-#define GSRER2         __REG(0x40E00448) /* Set Rising Edge Det. Enable [95:64] */
-#define GSRER3         __REG(0x40E0044C) /* Set Rising Edge Det. Enable [127:96] */
-
-#define GCRER0         __REG(0x40E00460) /* Clear Rising Edge Det. Enable [31:0] */
-#define GCRER1         __REG(0x40E00464) /* Clear Rising Edge Det. Enable [63:32] */
-#define GCRER2         __REG(0x40E00468) /* Clear Rising Edge Det. Enable [95:64] */
-#define GCRER3         __REG(0x40E0046C) /* Clear Rising Edge Det. Enable[127:96] */
-
-#define GSFER0         __REG(0x40E00480) /* Set Falling Edge Det. Enable [31:0] */
-#define GSFER1         __REG(0x40E00484) /* Set Falling Edge Det. Enable [63:32] */
-#define GSFER2         __REG(0x40E00488) /* Set Falling Edge Det. Enable [95:64] */
-#define GSFER3         __REG(0x40E0048C) /* Set Falling Edge Det. Enable[127:96] */
-
-#define GCFER0         __REG(0x40E004A0) /* Clr Falling Edge Det. Enable [31:0] */
-#define GCFER1         __REG(0x40E004A4) /* Clr Falling Edge Det. Enable [63:32] */
-#define GCFER2         __REG(0x40E004A8) /* Clr Falling Edge Det. Enable [95:64] */
-#define GCFER3         __REG(0x40E004AC) /* Clr Falling Edge Det. Enable[127:96] */
-
-#define GSDR(x)                __REG2(0x40E00400, ((x) & 0x60) >> 3)
-#define GCDR(x)                __REG2(0x40300420, ((x) & 0x60) >> 3)
-#endif
-
+#define GPLR(x)                ((((x) & 0x7f) < 96) ? _GPLR(x) : GPLR3)
+#define GPDR(x)                ((((x) & 0x7f) < 96) ? _GPDR(x) : GPDR3)
+#define GPSR(x)                ((((x) & 0x7f) < 96) ? _GPSR(x) : GPSR3)
+#define GPCR(x)                ((((x) & 0x7f) < 96) ? _GPCR(x) : GPCR3)
+#define GRER(x)                ((((x) & 0x7f) < 96) ? _GRER(x) : GRER3)
+#define GFER(x)                ((((x) & 0x7f) < 96) ? _GFER(x) : GFER3)
+#define GEDR(x)                ((((x) & 0x7f) < 96) ? _GEDR(x) : GEDR3)
+#define GAFR(x)                ((((x) & 0x7f) < 96) ? _GAFR(x) : \
+                        ((((x) & 0x7f) < 112) ? GAFR3_L : GAFR3_U))
 #else
 
 #define GPLR(x)                __REG2(0x40E00000, ((x) & 0x60) >> 3)
@@ -1319,13 +938,11 @@ typedef void             (*ExcpHndlr) (void) ;
 
 #endif
 
-
 /* GPIO alternate function assignments */
-#ifndef CONFIG_CPU_MONAHANS /* Monahans has its different definition */
 
 #define GPIO1_RST              1       /* reset */
 #define GPIO6_MMCCLK           6       /* MMC Clock */
-#define GPIO7_48MHz            7       /* 48 MHz clock output */
+#define GPIO8_48MHz            7       /* 48 MHz clock output */
 #define GPIO8_MMCCS0           8       /* MMC Chip Select 0 */
 #define GPIO9_MMCCS1           9       /* MMC Chip Select 1 */
 #define GPIO10_RTCCLK          10      /* real time clock (1 Hz) */
@@ -1349,7 +966,6 @@ typedef void               (*ExcpHndlr) (void) ;
 #define GPIO30_SDATA_OUT       30      /* AC97/I2S Sdata_out */
 #define GPIO31_SYNC            31      /* AC97/I2S sync */
 #define GPIO32_SDATA_IN1       32      /* AC97 Sdata_in1 */
-#define GPIO32_MMCCLK          32      /* MMC Clock (PXA270) */
 #define GPIO33_nCS_5           33      /* chip select 5 */
 #define GPIO34_FFRXD           34      /* FFUART receive */
 #define GPIO34_MMCCS0          34      /* MMC Chip Select 0 */
@@ -1378,7 +994,6 @@ typedef void               (*ExcpHndlr) (void) ;
 #define GPIO53_MMCCLK          53      /* MMC Clock */
 #define GPIO54_MMCCLK          54      /* MMC Clock */
 #define GPIO54_pSKTSEL         54      /* Socket Select for Card Space */
-#define GPIO54_nPCE_2          54      /* Card Enable for Card Space (PXA27X) */
 #define GPIO55_nPREG           55      /* Card Address bit 26 */
 #define GPIO56_nPWAIT          56      /* Wait signal for Card Space */
 #define GPIO57_nIOIS16         57      /* Bus Width select for I/O Card Space */
@@ -1413,15 +1028,6 @@ typedef void             (*ExcpHndlr) (void) ;
 #define GPIO78_nCS_2           78      /* chip select 2 */
 #define GPIO79_nCS_3           79      /* chip select 3 */
 #define GPIO80_nCS_4           80      /* chip select 4 */
-#define GPIO85_nPCE_1          85      /* Card Enable for Card Space (PXA27x) */
-#define GPIO92_MMCDAT0         92      /* MMC DAT0 (PXA27x) */
-#define GPIO109_MMCDAT1                109     /* MMC DAT1 (PXA27x) */
-#define GPIO110_MMCDAT2                110     /* MMC DAT2 (PXA27x) */
-#define GPIO110_MMCCS0         110     /* MMC Chip Select 0 (PXA27x) */
-#define GPIO111_MMCDAT3                111     /* MMC DAT3 (PXA27x) */
-#define GPIO111_MMCCS1         111     /* MMC Chip Select 1 (PXA27x) */
-#define GPIO112_MMCCMD         112     /* MMC CMD (PXA27x) */
-#define GPIO113_AC97_RESET_N   113     /* AC97 NRESET on (PXA27x) */
 
 /* GPIO alternate function mode & direction */
 
@@ -1439,7 +1045,7 @@ typedef void              (*ExcpHndlr) (void) ;
 
 #define GPIO1_RTS_MD           ( 1 | GPIO_ALT_FN_1_IN)
 #define GPIO6_MMCCLK_MD                ( 6 | GPIO_ALT_FN_1_OUT)
-#define GPIO7_48MHz_MD         ( 7 | GPIO_ALT_FN_1_OUT)
+#define GPIO8_48MHz_MD         ( 8 | GPIO_ALT_FN_1_OUT)
 #define GPIO8_MMCCS0_MD                ( 8 | GPIO_ALT_FN_1_OUT)
 #define GPIO9_MMCCS1_MD                ( 9 | GPIO_ALT_FN_1_OUT)
 #define GPIO10_RTCCLK_MD       (10 | GPIO_ALT_FN_1_OUT)
@@ -1460,14 +1066,13 @@ typedef void            (*ExcpHndlr) (void) ;
 #define GPIO27_SEXTCLK_MD      (27 | GPIO_ALT_FN_1_IN)
 #define GPIO28_BITCLK_AC97_MD  (28 | GPIO_ALT_FN_1_IN)
 #define GPIO28_BITCLK_I2S_MD   (28 | GPIO_ALT_FN_2_IN)
-#define GPIO29_SDATA_IN_AC97_MD        (29 | GPIO_ALT_FN_1_IN)
+#define GPIO29_SDATA_IN_AC97_MD (29 | GPIO_ALT_FN_1_IN)
 #define GPIO29_SDATA_IN_I2S_MD (29 | GPIO_ALT_FN_2_IN)
 #define GPIO30_SDATA_OUT_AC97_MD       (30 | GPIO_ALT_FN_2_OUT)
-#define GPIO30_SDATA_OUT_I2S_MD        (30 | GPIO_ALT_FN_1_OUT)
+#define GPIO30_SDATA_OUT_I2S_MD (30 | GPIO_ALT_FN_1_OUT)
 #define GPIO31_SYNC_AC97_MD    (31 | GPIO_ALT_FN_2_OUT)
 #define GPIO31_SYNC_I2S_MD     (31 | GPIO_ALT_FN_1_OUT)
 #define GPIO32_SDATA_IN1_AC97_MD       (32 | GPIO_ALT_FN_1_IN)
-#define GPIO32_MMCCLK_MD               ( 32 | GPIO_ALT_FN_2_OUT)
 #define GPIO33_nCS_5_MD                (33 | GPIO_ALT_FN_2_OUT)
 #define GPIO34_FFRXD_MD                (34 | GPIO_ALT_FN_1_IN)
 #define GPIO34_MMCCS0_MD       (34 | GPIO_ALT_FN_2_OUT)
@@ -1483,7 +1088,6 @@ typedef void              (*ExcpHndlr) (void) ;
 #define GPIO43_BTTXD_MD                (43 | GPIO_ALT_FN_2_OUT)
 #define GPIO44_BTCTS_MD                (44 | GPIO_ALT_FN_1_IN)
 #define GPIO45_BTRTS_MD                (45 | GPIO_ALT_FN_2_OUT)
-#define GPIO45_SYSCLK_AC97_MD          (45 | GPIO_ALT_FN_1_OUT)
 #define GPIO46_ICPRXD_MD       (46 | GPIO_ALT_FN_1_IN)
 #define GPIO46_STRXD_MD                (46 | GPIO_ALT_FN_2_IN)
 #define GPIO47_ICPTXD_MD       (47 | GPIO_ALT_FN_2_OUT)
@@ -1496,7 +1100,6 @@ typedef void              (*ExcpHndlr) (void) ;
 #define GPIO53_nPCE_2_MD       (53 | GPIO_ALT_FN_2_OUT)
 #define GPIO53_MMCCLK_MD       (53 | GPIO_ALT_FN_1_OUT)
 #define GPIO54_MMCCLK_MD       (54 | GPIO_ALT_FN_1_OUT)
-#define GPIO54_nPCE_2_MD       (54 | GPIO_ALT_FN_2_OUT)
 #define GPIO54_pSKTSEL_MD      (54 | GPIO_ALT_FN_2_OUT)
 #define GPIO55_nPREG_MD                (55 | GPIO_ALT_FN_2_OUT)
 #define GPIO56_nPWAIT_MD       (56 | GPIO_ALT_FN_1_IN)
@@ -1531,99 +1134,14 @@ typedef void            (*ExcpHndlr) (void) ;
 #define GPIO77_LCD_ACBIAS_MD   (77 | GPIO_ALT_FN_2_OUT)
 #define GPIO78_nCS_2_MD                (78 | GPIO_ALT_FN_2_OUT)
 #define GPIO79_nCS_3_MD                (79 | GPIO_ALT_FN_2_OUT)
-#define GPIO79_pSKTSEL_MD      (79 | GPIO_ALT_FN_1_OUT)
 #define GPIO80_nCS_4_MD                (80 | GPIO_ALT_FN_2_OUT)
-#define GPIO85_nPCE_1_MD       (85 | GPIO_ALT_FN_1_OUT)
-#define GPIO88_USBH1_PWR_MD    (88 | GPIO_ALT_FN_1_IN)
-#define GPIO89_USBH1_PEN_MD    (89 | GPIO_ALT_FN_2_OUT)
-#define GPIO92_MMCDAT0_MD      (92 | GPIO_ALT_FN_1_OUT)
-#define GPIO109_MMCDAT1_MD     (109 | GPIO_ALT_FN_1_OUT)
-#define GPIO110_MMCDAT2_MD     (110 | GPIO_ALT_FN_1_OUT)
-#define GPIO110_MMCCS0_MD      (110 | GPIO_ALT_FN_1_OUT)
-#define GPIO111_MMCDAT3_MD     (111 | GPIO_ALT_FN_1_OUT)
-#define GPIO110_MMCCS1_MD      (111 | GPIO_ALT_FN_1_OUT)
-#define GPIO112_MMCCMD_MD      (112 | GPIO_ALT_FN_1_OUT)
-#define GPIO113_AC97_RESET_N_MD        (113 | GPIO_ALT_FN_2_OUT)
-#define GPIO117_I2CSCL_MD   (117 | GPIO_ALT_FN_1_OUT)
-#define GPIO118_I2CSDA_MD   (118 | GPIO_ALT_FN_1_IN)
 
-#endif
+#define GPIO117_SCL         (117 | GPIO_ALT_FN_1_OUT)
+#define GPIO118_SDA         (118 | GPIO_ALT_FN_1_OUT)
+
 /*
  * Power Manager
  */
-#ifdef CONFIG_CPU_MONAHANS
-
-#define ASCR           __REG(0x40F40000)  /* Application Subsystem Power Status/Control Register */
-#define ARSR           __REG(0x40F40004)  /* Application Subsystem Reset Status Register */
-#define AD3ER          __REG(0x40F40008)  /* Application Subsystem D3 state Wakeup Enable Register */
-#define AD3SR          __REG(0x40F4000C)  /* Application Subsystem D3 state Wakeup Status Register */
-#define AD2D0ER                __REG(0x40F40010)  /* Application Subsystem D2 to D0 state Wakeup Enable Register */
-#define AD2D0SR                __REG(0x40F40014)  /* Application Subsystem D2 to D0 state Wakeup Status Register */
-#define AD2D1ER                __REG(0x40F40018)  /* Application Subsystem D2 to D1 state Wakeup Enable Register */
-#define AD2D1SR                __REG(0x40F4001C)  /* Application Subsystem D2 to D1 state Wakeup Status Register */
-#define AD1D0ER                __REG(0x40F40020)  /* Application Subsystem D1 to D0 state Wakeup Enable Register */
-#define AD1D0SR                __REG(0x40F40024)  /* Application Subsystem D1 to D0 state Wakeup Status Register */
-#define ASDCNT         __REG(0x40F40028)  /* Application Subsystem SRAM Drowsy Count Register */
-#define AD3R           __REG(0x40F40030)  /* Application Subsystem D3 State Configuration Register */
-#define AD2R           __REG(0x40F40034)  /* Application Subsystem D2 State Configuration Register */
-#define AD1R           __REG(0x40F40038)  /* Application Subsystem D1 State Configuration Register */
-
-#define PMCR           __REG(0x40F50000)  /* Power Manager Control Register */
-#define PSR            __REG(0x40F50004)  /* Power Manager S2 Status Register */
-#define PSPR           __REG(0x40F50008)  /* Power Manager Scratch Pad Register */
-#define PCFR           __REG(0x40F5000C)  /* Power Manager General Configuration Register */
-#define PWER           __REG(0x40F50010)  /* Power Manager Wake-up Enable Register */
-#define PWSR           __REG(0x40F50014)  /* Power Manager Wake-up Status Register */
-#define PECR           __REG(0x40F50018)  /* Power Manager EXT_WAKEUP[1:0] Control Register */
-#define DCDCSR         __REG(0x40F50080)  /* DC-DC Controller Status Register */
-#define PVCR           __REG(0x40F50100)  /* Power Manager Voltage Change Control Register */
-#define    PCMD(x) __REG(0x40F50110 + x*4)
-#define    PCMD0   __REG(0x40F50110 + 0 * 4)
-#define    PCMD1   __REG(0x40F50110 + 1 * 4)
-#define    PCMD2   __REG(0x40F50110 + 2 * 4)
-#define    PCMD3   __REG(0x40F50110 + 3 * 4)
-#define    PCMD4   __REG(0x40F50110 + 4 * 4)
-#define    PCMD5   __REG(0x40F50110 + 5 * 4)
-#define    PCMD6   __REG(0x40F50110 + 6 * 4)
-#define    PCMD7   __REG(0x40F50110 + 7 * 4)
-#define    PCMD8   __REG(0x40F50110 + 8 * 4)
-#define    PCMD9   __REG(0x40F50110 + 9 * 4)
-#define    PCMD10  __REG(0x40F50110 + 10 * 4)
-#define    PCMD11  __REG(0x40F50110 + 11 * 4)
-#define    PCMD12  __REG(0x40F50110 + 12 * 4)
-#define    PCMD13  __REG(0x40F50110 + 13 * 4)
-#define    PCMD14  __REG(0x40F50110 + 14 * 4)
-#define    PCMD15  __REG(0x40F50110 + 15 * 4)
-#define    PCMD16  __REG(0x40F50110 + 16 * 4)
-#define    PCMD17  __REG(0x40F50110 + 17 * 4)
-#define    PCMD18  __REG(0x40F50110 + 18 * 4)
-#define    PCMD19  __REG(0x40F50110 + 19 * 4)
-#define    PCMD20  __REG(0x40F50110 + 20 * 4)
-#define    PCMD21  __REG(0x40F50110 + 21 * 4)
-#define    PCMD22  __REG(0x40F50110 + 22 * 4)
-#define    PCMD23  __REG(0x40F50110 + 23 * 4)
-#define    PCMD24  __REG(0x40F50110 + 24 * 4)
-#define    PCMD25  __REG(0x40F50110 + 25 * 4)
-#define    PCMD26  __REG(0x40F50110 + 26 * 4)
-#define    PCMD27  __REG(0x40F50110 + 27 * 4)
-#define    PCMD28  __REG(0x40F50110 + 28 * 4)
-#define    PCMD29  __REG(0x40F50110 + 29 * 4)
-#define    PCMD30  __REG(0x40F50110 + 30 * 4)
-#define    PCMD31  __REG(0x40F50110 + 31 * 4)
-
-#define    PCMD_MBC    (1<<12)
-#define    PCMD_DCE    (1<<11)
-#define    PCMD_LC     (1<<10)
-#define    PCMD_SQC    (3<<8)  /* only 00 and 01 are valid */
-
-#define PVCR_FVC                   (0x1 << 28)
-#define PVCR_VCSA                  (0x1<<14)
-#define PVCR_CommandDelay          (0xf80)
-#define PVCR_ReadPointer           (0x01f00000)
-#define PVCR_SlaveAddress          (0x7f)
-
-#else
 #define PMCR           __REG(0x40F00000)  /* Power Manager Control Register */
 #define PSSR           __REG(0x40F00004)  /* Power Manager Sleep Status Register */
 #define PSPR           __REG(0x40F00008)  /* Power Manager Scratch Pad Register */
@@ -1638,55 +1156,57 @@ typedef void            (*ExcpHndlr) (void) ;
 #define PGSR3          __REG(0x40F0002C)  /* Power Manager GPIO Sleep State Register for GP[118-96] */
 #define RCSR           __REG(0x40F00030)  /* Reset Controller Status Register */
 
-#define PSLR           __REG(0x40F00034)       /* Power Manager Sleep Config Register */
-#define PSTR           __REG(0x40F00038)       /*Power Manager Standby Config Register */
-#define PSNR           __REG(0x40F0003C)       /*Power Manager Sense Config Register */
-#define PVCR           __REG(0x40F00040)       /*Power Manager VoltageControl Register */
-#define PKWR           __REG(0x40F00050)       /* Power Manager KB Wake-up Enable Reg */
-#define PKSR           __REG(0x40F00054)       /* Power Manager KB Level-Detect Register */
-#define PCMD(x)        __REG2(0x40F00080, (x)<<2)
-#define PCMD0  __REG(0x40F00080 + 0 * 4)
-#define PCMD1  __REG(0x40F00080 + 1 * 4)
-#define PCMD2  __REG(0x40F00080 + 2 * 4)
-#define PCMD3  __REG(0x40F00080 + 3 * 4)
-#define PCMD4  __REG(0x40F00080 + 4 * 4)
-#define PCMD5  __REG(0x40F00080 + 5 * 4)
-#define PCMD6  __REG(0x40F00080 + 6 * 4)
-#define PCMD7  __REG(0x40F00080 + 7 * 4)
-#define PCMD8  __REG(0x40F00080 + 8 * 4)
-#define PCMD9  __REG(0x40F00080 + 9 * 4)
-#define PCMD10 __REG(0x40F00080 + 10 * 4)
-#define PCMD11 __REG(0x40F00080 + 11 * 4)
-#define PCMD12 __REG(0x40F00080 + 12 * 4)
-#define PCMD13 __REG(0x40F00080 + 13 * 4)
-#define PCMD14 __REG(0x40F00080 + 14 * 4)
-#define PCMD15 __REG(0x40F00080 + 15 * 4)
-#define PCMD16 __REG(0x40F00080 + 16 * 4)
-#define PCMD17 __REG(0x40F00080 + 17 * 4)
-#define PCMD18 __REG(0x40F00080 + 18 * 4)
-#define PCMD19 __REG(0x40F00080 + 19 * 4)
-#define PCMD20 __REG(0x40F00080 + 20 * 4)
-#define PCMD21 __REG(0x40F00080 + 21 * 4)
-#define PCMD22 __REG(0x40F00080 + 22 * 4)
-#define PCMD23 __REG(0x40F00080 + 23 * 4)
-#define PCMD24 __REG(0x40F00080 + 24 * 4)
-#define PCMD25 __REG(0x40F00080 + 25 * 4)
-#define PCMD26 __REG(0x40F00080 + 26 * 4)
-#define PCMD27 __REG(0x40F00080 + 27 * 4)
-#define PCMD28 __REG(0x40F00080 + 28 * 4)
-#define PCMD29 __REG(0x40F00080 + 29 * 4)
-#define PCMD30 __REG(0x40F00080 + 30 * 4)
-#define PCMD31 __REG(0x40F00080 + 31 * 4)
-
-#define PCMD_MBC       (1<<12)
-#define PCMD_DCE       (1<<11)
-#define PCMD_LC        (1<<10)
+#define           PSLR    __REG(0x40F00034)    /* Power Manager Sleep Config Register */
+#define           PSTR    __REG(0x40F00038)    /* Power Manager Standby Config Register */
+#define           PSNR    __REG(0x40F0003C)    /* Power Manager Sense Config Register */
+#define           PVCR    __REG(0x40F00040)    /* Power Manager VoltageControl Register */
+#define           PKWR    __REG(0x40F00050)    /* Power Manager KB Wake-up Enable Reg */
+#define           PKSR    __REG(0x40F00054)    /* Power Manager KB Level-Detect Register */
+#define           PCMD(x) __REG(0x40F00080 + x*4)
+#define           PCMD0   __REG(0x40F00080 + 0 * 4)
+#define           PCMD1   __REG(0x40F00080 + 1 * 4)
+#define           PCMD2   __REG(0x40F00080 + 2 * 4)
+#define           PCMD3   __REG(0x40F00080 + 3 * 4)
+#define           PCMD4   __REG(0x40F00080 + 4 * 4)
+#define           PCMD5   __REG(0x40F00080 + 5 * 4)
+#define           PCMD6   __REG(0x40F00080 + 6 * 4)
+#define           PCMD7   __REG(0x40F00080 + 7 * 4)
+#define           PCMD8   __REG(0x40F00080 + 8 * 4)
+#define           PCMD9   __REG(0x40F00080 + 9 * 4)
+#define           PCMD10  __REG(0x40F00080 + 10 * 4)
+#define           PCMD11  __REG(0x40F00080 + 11 * 4)
+#define           PCMD12  __REG(0x40F00080 + 12 * 4)
+#define           PCMD13  __REG(0x40F00080 + 13 * 4)
+#define           PCMD14  __REG(0x40F00080 + 14 * 4)
+#define           PCMD15  __REG(0x40F00080 + 15 * 4)
+#define           PCMD16  __REG(0x40F00080 + 16 * 4)
+#define           PCMD17  __REG(0x40F00080 + 17 * 4)
+#define           PCMD18  __REG(0x40F00080 + 18 * 4)
+#define           PCMD19  __REG(0x40F00080 + 19 * 4)
+#define           PCMD20  __REG(0x40F00080 + 20 * 4)
+#define           PCMD21  __REG(0x40F00080 + 21 * 4)
+#define           PCMD22  __REG(0x40F00080 + 22 * 4)
+#define           PCMD23  __REG(0x40F00080 + 23 * 4)
+#define           PCMD24  __REG(0x40F00080 + 24 * 4)
+#define           PCMD25  __REG(0x40F00080 + 25 * 4)
+#define           PCMD26  __REG(0x40F00080 + 26 * 4)
+#define           PCMD27  __REG(0x40F00080 + 27 * 4)
+#define           PCMD28  __REG(0x40F00080 + 28 * 4)
+#define           PCMD29  __REG(0x40F00080 + 29 * 4)
+#define           PCMD30  __REG(0x40F00080 + 30 * 4)
+#define           PCMD31  __REG(0x40F00080 + 31 * 4)
+
+#define           PCMD_MBC    (1<<12)
+#define           PCMD_DCE    (1<<11)
+#define           PCMD_LC     (1<<10)
 /* FIXME:  PCMD_SQC need be checked.   */
-#define PCMD_SQC       (3<<8)  /* currently only bit 8 is changeable,
-                                  bit 9 should be 0 all day. */
-#define PVCR_VCSA      (0x1<<14)
-#define PVCR_CommandDelay (0xf80)
-#define PCFR_PI2C_EN   (0x1 << 6)
+#define           PCMD_SQC    (3<<8)  /* currently only bit 8 is changerable, */
+                               /* bit 9 should be 0 all day. */
+#define PVCR_VCSA                 (0x1<<14)
+#define PVCR_CommandDelay         (0xf80)
+/* define MACRO for Power Manager General Configuration Register (PCFR) */
+#define PCFR_FVC                  (0x1 << 10)
+#define PCFR_PI2C_EN              (0x1 << 6)
 
 #define PSSR_OTGPH     (1 << 6)        /* OTG Peripheral control Hold */
 #define PSSR_RDH       (1 << 5)        /* Read Disable Hold */
@@ -1695,13 +1215,6 @@ typedef void             (*ExcpHndlr) (void) ;
 #define PSSR_BFS       (1 << 1)        /* Battery Fault Status */
 #define PSSR_SSS       (1 << 0)        /* Software Sleep Status */
 
-#define PCFR_RO                (1 << 15)       /* RDH Override */
-#define PCFR_PO                (1 << 14)       /* PH Override */
-#define PCFR_GPROD     (1 << 12)       /* GPIO nRESET_OUT Disable */
-#define PCFR_L1_EN     (1 << 11)       /* Sleep Mode L1 converter Enable */
-#define PCFR_FVC       (1 << 10)       /* Frequency/Voltage Change */
-#define PCFR_DC_EN     (1 << 7)        /* Sleep/deep-sleep DC-DC Converter Enable */
-#define PCFR_PI2CEN    (1 << 6)        /* Enable PI2C controller */
 #define PCFR_DS                (1 << 3)        /* Deep Sleep Mode */
 #define PCFR_FS                (1 << 2)        /* Float Static Chip Selects */
 #define PCFR_FP                (1 << 1)        /* Float PCMCIA controls */
@@ -1711,52 +1224,19 @@ typedef void            (*ExcpHndlr) (void) ;
 #define RCSR_SMR       (1 << 2)        /* Sleep Mode */
 #define RCSR_WDR       (1 << 1)        /* Watchdog Reset */
 #define RCSR_HWR       (1 << 0)        /* Hardware Reset */
-#endif /* CONFIG_CPU_MONAHANS */
 
 /*
  * SSP Serial Port Registers
  */
-
 #define SSCR0          __REG(0x41000000)  /* SSP Control Register 0 */
 #define SSCR1          __REG(0x41000004)  /* SSP Control Register 1 */
 #define SSSR           __REG(0x41000008)  /* SSP Status Register */
 #define SSITR          __REG(0x4100000C)  /* SSP Interrupt Test Register */
 #define SSDR           __REG(0x41000010)  /* (Write / Read) SSP Data Write Register/SSP Data Read Register */
 
-#define SSCR0_DSS      (0x0000000f)    /* Data Size Select (mask) */
-#define SSCR0_DataSize(x)  ((x) - 1)   /* Data Size Select [4..16] */
-#define SSCR0_FRF      (0x00000030)    /* FRame Format (mask) */
-#define SSCR0_Motorola (0x0 << 4)      /* Motorola's Serial Peripheral Interface (SPI) */
-#define SSCR0_TI       (0x1 << 4)      /* Texas Instruments' Synchronous Serial Protocol (SSP) */
-#define SSCR0_National (0x2 << 4)      /* National Microwire */
-#define SSCR0_ECS      (1 << 6)        /* External clock select */
-#define SSCR0_SSE      (1 << 7)        /* Synchronous Serial Port Enable */
-#define SSCR0_SCR      (0x0000ff00)    /* Serial Clock Rate (mask) */
-#define SSCR0_SerClkDiv(x) ((((x) - 2)/2) << 8) /* Divisor [2..512] */
-
-#define SSCR1_RIE      (1 << 0)        /* Receive FIFO Interrupt Enable */
-#define SSCR1_TIE      (1 << 1)        /* Transmit FIFO Interrupt Enable */
-#define SSCR1_LBM      (1 << 2)        /* Loop-Back Mode */
-#define SSCR1_SPO      (1 << 3)        /* Motorola SPI SSPSCLK polarity setting */
-#define SSCR1_SPH      (1 << 4)        /* Motorola SPI SSPSCLK phase setting */
-#define SSCR1_MWDS     (1 << 5)        /* Microwire Transmit Data Size */
-#define SSCR1_TFT      (0x000003c0)    /* Transmit FIFO Threshold (mask) */
-#define SSCR1_TxTresh(x) (((x) - 1) << 6) /* level [1..16] */
-#define SSCR1_RFT      (0x00003c00)    /* Receive FIFO Threshold (mask) */
-#define SSCR1_RxTresh(x) (((x) - 1) << 10) /* level [1..16] */
-
-#define SSSR_TNF       (1 << 2)        /* Transmit FIFO Not Full */
-#define SSSR_RNE       (1 << 3)        /* Receive FIFO Not Empty */
-#define SSSR_BSY       (1 << 4)        /* SSP Busy */
-#define SSSR_TFS       (1 << 5)        /* Transmit FIFO Service Request */
-#define SSSR_RFS       (1 << 6)        /* Receive FIFO Service Request */
-#define SSSR_ROR       (1 << 7)        /* Receive FIFO Overrun */
-
-
 /*
  * MultiMediaCard (MMC) controller
  */
-
 #define MMC_STRPCL     __REG(0x41100000)  /* Control to start and stop MMC clock */
 #define MMC_STAT       __REG(0x41100004)  /* MMC Status Register (read only) */
 #define MMC_CLKRT      __REG(0x41100008)  /* MMC clock rate */
@@ -1776,102 +1256,19 @@ typedef void           (*ExcpHndlr) (void) ;
 #define MMC_RXFIFO     __REG(0x41100040)  /* Receive FIFO (read only) */
 #define MMC_TXFIFO     __REG(0x41100044)  /* Transmit FIFO (write only) */
 
-/*
- * MultiMediaCard (MMC2) controller
- */
-
-#define MMC2_STRPCL    __REG_2(0x42000000)  /* Control to start and stop MMC clock */
-#define MMC2_STAT      __REG_2(0x42000004)  /* MMC Status Register (read only) */
-#define MMC2_CLKRT     __REG_2(0x42000008)  /* MMC clock rate */
-#define MMC2_SPI       __REG_2(0x4200000c)  /* SPI mode control bits */
-#define MMC2_CMDAT     __REG_2(0x42000010)  /* Command/response/data sequence control */
-#define MMC2_RESTO     __REG_2(0x42000014)  /* Expected response time out */
-#define MMC2_RDTO      __REG_2(0x42000018)  /* Expected data read time out */
-#define MMC2_BLKLEN    __REG_2(0x4200001c)  /* Block length of data transaction */
-#define MMC2_NOB       __REG_2(0x42000020)  /* Number of blocks, for block mode */
-#define MMC2_PRTBUF    __REG_2(0x42000024)  /* Partial MMC_TXFIFO FIFO written */
-#define MMC2_I_MASK    __REG_2(0x42000028)  /* Interrupt Mask */
-#define MMC2_I_REG     __REG_2(0x4200002c)  /* Interrupt Register (read only) */
-#define MMC2_CMD       __REG_2(0x42000030)  /* Index of current command */
-#define MMC2_ARGH      __REG_2(0x42000034)  /* MSW part of the current command argument */
-#define MMC2_ARGL      __REG_2(0x42000038)  /* LSW part of the current command argument */
-#define MMC2_RES       __REG_2(0x4200003c)  /* Response FIFO (read only) */
-#define MMC2_RXFIFO    __REG_2(0x42000040)  /* Receive FIFO (read only) */
-#define MMC2_TXFIFO    __REG_2(0x42000044)  /* Transmit FIFO (write only) */
-
 /*
  * Core Clock
  */
-#if defined(CONFIG_CPU_MONAHANS)
-#define ACCR           __REG(0x41340000)  /* Application Subsystem Clock Configuration Register */
-#define ACSR           __REG(0x41340004)  /* Application Subsystem Clock Status Register */
-#define AICSR          __REG(0x41340008)  /* Application Subsystem Interrupt Control/Status Register */
-#define CKENA          __REG(0x4134000C)  /* A Clock Enable Register */
-#define CKENB          __REG(0x41340010)  /* B Clock Enable Register */
-#define AC97_DIV       __REG(0x41340014)  /* AC97 clock divisor value register */
-
-#define ACCR_SMC_MASK  0x03800000      /* Static Memory Controller Frequency Select */
-#define ACCR_SRAM_MASK 0x000c0000      /* SRAM Controller Frequency Select */
-#define ACCR_FC_MASK   0x00030000      /* Frequency Change Frequency Select */
-#define ACCR_HSIO_MASK 0x0000c000      /* High Speed IO Frequency Select */
-#define ACCR_DDR_MASK  0x00003000      /* DDR Memory Controller Frequency Select */
-#define ACCR_XN_MASK   0x00000700      /* Run Mode Frequency to Turbo Mode Frequency Multiplier */
-#define ACCR_XL_MASK   0x0000001f      /* Crystal Frequency to Memory Frequency Multiplier */
-#define ACCR_XPDIS     (1 << 31)
-#define ACCR_SPDIS     (1 << 30)
-#define ACCR_13MEND1   (1 << 27)
-#define ACCR_D0CS      (1 << 26)
-#define ACCR_13MEND2   (1 << 21)
-#define ACCR_PCCE      (1 << 11)
-
-#define CKENA_30_MSL0  (1 << 30)       /* MSL0 Interface Unit Clock Enable */
-#define CKENA_29_SSP4  (1 << 29)       /* SSP3 Unit Clock Enable */
-#define CKENA_28_SSP3  (1 << 28)       /* SSP2 Unit Clock Enable */
-#define CKENA_27_SSP2  (1 << 27)       /* SSP1 Unit Clock Enable */
-#define CKENA_26_SSP1  (1 << 26)       /* SSP0 Unit Clock Enable */
-#define CKENA_25_TSI   (1 << 25)       /* TSI Clock Enable */
-#define CKENA_24_AC97  (1 << 24)       /* AC97 Unit Clock Enable */
-#define CKENA_23_STUART        (1 << 23)       /* STUART Unit Clock Enable */
-#define CKENA_22_FFUART        (1 << 22)       /* FFUART Unit Clock Enable */
-#define CKENA_21_BTUART        (1 << 21)       /* BTUART Unit Clock Enable */
-#define CKENA_20_UDC   (1 << 20)       /* UDC Clock Enable */
-#define CKENA_19_TPM   (1 << 19)       /* TPM Unit Clock Enable */
-#define CKENA_18_USIM1 (1 << 18)       /* USIM1 Unit Clock Enable */
-#define CKENA_17_USIM0 (1 << 17)       /* USIM0 Unit Clock Enable */
-#define CKENA_15_CIR   (1 << 15)       /* Consumer IR Clock Enable */
-#define CKENA_14_KEY   (1 << 14)       /* Keypad Controller Clock Enable */
-#define CKENA_13_MMC1  (1 << 13)       /* MMC1 Clock Enable */
-#define CKENA_12_MMC0  (1 << 12)       /* MMC0 Clock Enable */
-#define CKENA_11_FLASH (1 << 11)       /* Boot ROM Clock Enable */
-#define CKENA_10_SRAM  (1 << 10)       /* SRAM Controller Clock Enable */
-#define CKENA_9_SMC    (1 << 9)        /* Static Memory Controller */
-#define CKENA_8_DMC    (1 << 8)        /* Dynamic Memory Controller */
-#define CKENA_7_GRAPHICS (1 << 7)      /* 2D Graphics Clock Enable */
-#define CKENA_6_USBCLI (1 << 6)        /* USB Client Unit Clock Enable */
-#define CKENA_4_NAND   (1 << 4)        /* NAND Flash Controller Clock Enable */
-#define CKENA_3_CAMERA (1 << 3)        /* Camera Interface Clock Enable */
-#define CKENA_2_USBHOST        (1 << 2)        /* USB Host Unit Clock Enable */
-#define CKENA_1_LCD    (1 << 1)        /* LCD Unit Clock Enable */
-
-#define CKENB_8_1WIRE  ((1 << 8) + 32) /* One Wire Interface Unit Clock Enable */
-#define CKENB_7_GPIO   ((1 << 7) + 32)         /* GPIO Clock Enable */
-#define CKENB_6_IRQ    ((1 << 6) + 32)         /* Interrupt Controller Clock Enable */
-#define CKENB_4_I2C    ((1 << 4) + 32) /* I2C Unit Clock Enable */
-#define CKENB_1_PWM1   ((1 << 1) + 32) /* PWM2 & PWM3 Clock Enable */
-#define CKENB_0_PWM0   ((1 << 0) + 32) /* PWM0 & PWM1 Clock Enable */
-
-#else /* if defined CONFIG_CPU_MONAHANS */
-
 #define CCCR           __REG(0x41300000)  /* Core Clock Configuration Register */
 #define CKEN           __REG(0x41300004)  /* Clock Enable Register */
 #define OSCC           __REG(0x41300008)  /* Oscillator Configuration Register */
-#define CCSR           __REG(0x4130000C)  /* Core Clock Status Register */
 
 #define CCCR_N_MASK    0x0380          /* Run Mode Frequency to Turbo Mode Frequency Multiplier */
+#if !defined(CONFIG_PXA27X)
 #define CCCR_M_MASK    0x0060          /* Memory Frequency to Run Mode Frequency Multiplier */
+#endif
 #define CCCR_L_MASK    0x001f          /* Crystal Frequency to Memory Frequency Multiplier */
 
-#define CKEN31_AC97    (1 << 31)       
 #define CKEN24_CAMERA  (1 << 24)       /* Camera Interface Clock Enable */
 #define CKEN23_SSP1    (1 << 23)       /* SSP1 Unit Clock Enable */
 #define CKEN22_MEMC    (1 << 22)       /* Memory Controller Clock Enable */
@@ -1886,15 +1283,15 @@ typedef void            (*ExcpHndlr) (void) ;
 #define CKEN13_FICP    (1 << 13)       /* FICP Unit Clock Enable */
 #define CKEN12_MMC     (1 << 12)       /* MMC Unit Clock Enable */
 #define CKEN11_USB     (1 << 11)       /* USB Unit Clock Enable */
+#if defined(CONFIG_PXA27X)
 #define CKEN10_USBHOST (1 << 10)       /* USB Host Unit Clock Enable */
-#define CKEN9_OSTIMER  (1 << 9)        /* OS Timer Unit Clock Enable */
+#define CKEN24_CAMERA  (1 << 24)       /* Camera Unit Clock Enable */
+#endif
 #define CKEN8_I2S      (1 << 8)        /* I2S Unit Clock Enable */
 #define CKEN7_BTUART   (1 << 7)        /* BTUART Unit Clock Enable */
 #define CKEN6_FFUART   (1 << 6)        /* FFUART Unit Clock Enable */
 #define CKEN5_STUART   (1 << 5)        /* STUART Unit Clock Enable */
-#define CKEN4_SSP3     (1 << 4)        /* SSP3 Unit Clock Enable */
 #define CKEN3_SSP      (1 << 3)        /* SSP Unit Clock Enable */
-#define CKEN3_SSP2     (1 << 3)        /* SSP2 Unit Clock Enable */
 #define CKEN2_AC97     (1 << 2)        /* AC97 Unit Clock Enable */
 #define CKEN1_PWM1     (1 << 1)        /* PWM1 Clock Enable */
 #define CKEN0_PWM0     (1 << 0)        /* PWM0 Clock Enable */
@@ -1903,54 +1300,39 @@ typedef void            (*ExcpHndlr) (void) ;
 #define OSCC_OOK       (1 << 0)        /* 32.768kHz OOK (read-only bit) */
 
 #if !defined(CONFIG_PXA27X)
-#define  CCCR_L09      (0x1F)
-#define  CCCR_L27      (0x1)
-#define  CCCR_L32      (0x2)
-#define  CCCR_L36      (0x3)
-#define  CCCR_L40      (0x4)
-#define  CCCR_L45      (0x5)
-
-#define  CCCR_M1       (0x1 << 5)
-#define  CCCR_M2       (0x2 << 5)
-#define  CCCR_M4       (0x3 << 5)
-
-#define  CCCR_N10      (0x2 << 7)
-#define  CCCR_N15      (0x3 << 7)
-#define  CCCR_N20      (0x4 << 7)
-#define  CCCR_N25      (0x5 << 7)
-#define  CCCR_N30      (0x6 << 7)
+#define         CCCR_L09      (0x1F)
+#define         CCCR_L27      (0x1)
+#define         CCCR_L32      (0x2)
+#define         CCCR_L36      (0x3)
+#define         CCCR_L40      (0x4)
+#define         CCCR_L45      (0x5)
+
+#define         CCCR_M1       (0x1 << 5)
+#define         CCCR_M2       (0x2 << 5)
+#define         CCCR_M4       (0x3 << 5)
+
+#define         CCCR_N10      (0x2 << 7)
+#define         CCCR_N15      (0x3 << 7)
+#define         CCCR_N20      (0x4 << 7)
+#define         CCCR_N25      (0x5 << 7)
+#define         CCCR_N30      (0x6 << 7)
 #endif
 
-#endif /* CONFIG_CPU_MONAHANS */
-
 /*
  * LCD
  */
-#ifndef        CONFIG_CPU_MONAHANS
-
 #define LCCR0          __REG(0x44000000)  /* LCD Controller Control Register 0 */
 #define LCCR1          __REG(0x44000004)  /* LCD Controller Control Register 1 */
 #define LCCR2          __REG(0x44000008)  /* LCD Controller Control Register 2 */
 #define LCCR3          __REG(0x4400000C)  /* LCD Controller Control Register 3 */
 #define DFBR0          __REG(0x44000020)  /* DMA Channel 0 Frame Branch Register */
 #define DFBR1          __REG(0x44000024)  /* DMA Channel 1 Frame Branch Register */
-#define LCSR           __REG(0x44000038)  /* LCD Controller Status Register */
 #define LCSR0          __REG(0x44000038)  /* LCD Controller Status Register */
 #define LCSR1          __REG(0x44000034)  /* LCD Controller Status Register */
 #define LIIDR          __REG(0x4400003C)  /* LCD Controller Interrupt ID Register */
 #define TMEDRGBR       __REG(0x44000040)  /* TMED RGB Seed Register */
 #define TMEDCR         __REG(0x44000044)  /* TMED Control Register */
 
-#define LCCR3_1BPP (0 << 24)
-#define LCCR3_2BPP (1 << 24)
-#define LCCR3_4BPP (2 << 24)
-#define LCCR3_8BPP (3 << 24)
-#define LCCR3_16BPP (4 << 24)
-#define LCCR3_18BPP (6 << 24)          /* packed pixel format */
-#define LCCR3_19BPP (8 << 24)          /* packed pixel format */
-#define LCCR3_24BPP (9 << 24) 
-#define LCCR3_25BPP (10<< 24)
-
 #define FDADR0         __REG(0x44000200)  /* DMA Channel 0 Frame Descriptor Address Register */
 #define FSADR0         __REG(0x44000204)  /* DMA Channel 0 Frame Source Address Register */
 #define FIDR0          __REG(0x44000208)  /* DMA Channel 0 Frame ID Register */
@@ -1960,116 +1342,71 @@ typedef void           (*ExcpHndlr) (void) ;
 #define FIDR1          __REG(0x44000218)  /* DMA Channel 1 Frame ID Register */
 #define LDCMD1         __REG(0x4400021C)  /* DMA Channel 1 Command Register */
 
-#else 
-
-#define LCCR0          __REG_2(0x44000000)  /* LCD Controller Control Register 0 */
-#define LCCR1          __REG_2(0x44000004)  /* LCD Controller Control Register 1 */
-#define LCCR2          __REG_2(0x44000008)  /* LCD Controller Control Register 2 */
-#define LCCR3          __REG_2(0x4400000C)  /* LCD Controller Control Register 3 */
-#define DFBR0          __REG_2(0x44000020)  /* DMA Channel 0 Frame Branch Register */
-#define DFBR1          __REG_2(0x44000024)  /* DMA Channel 1 Frame Branch Register */
-#define LCSR           __REG_2(0x44000038)  /* LCD Controller Status Register */
-#define LCSR1          __REG_2(0x44000034)  /* LCD Controller Status Register */
-#define LIIDR          __REG_2(0x4400003C)  /* LCD Controller Interrupt ID Register */
-#define TMEDRGBR       __REG_2(0x44000040)  /* TMED RGB Seed Register */
-#define TMEDCR         __REG_2(0x44000044)  /* TMED Control Register */
-
-#define LCCR3_1BPP (0 << 24)
-#define LCCR3_2BPP (1 << 24)
-#define LCCR3_4BPP (2 << 24)
-#define LCCR3_8BPP (3 << 24)
-#define LCCR3_16BPP (4 << 24)
-#define LCCR3_18BPP (6 << 24)          /* packed pixel format */
-#define LCCR3_19BPP (8 << 24)          /* packed pixel format */
-#define LCCR3_24BPP (9 << 24) 
-#define LCCR3_25BPP (10<< 24)
-
-#define FDADR0         __REG_2(0x44000200)  /* DMA Channel 0 Frame Descriptor Address Register */
-#define FSADR0         __REG_2(0x44000204)  /* DMA Channel 0 Frame Source Address Register */
-#define FIDR0          __REG_2(0x44000208)  /* DMA Channel 0 Frame ID Register */
-#define LDCMD0         __REG_2(0x4400020C)  /* DMA Channel 0 Command Register */
-#define FDADR1         __REG_2(0x44000210)  /* DMA Channel 1 Frame Descriptor Address Register */
-#define FSADR1         __REG_2(0x44000214)  /* DMA Channel 1 Frame Source Address Register */
-#define FIDR1          __REG_2(0x44000218)  /* DMA Channel 1 Frame ID Register */
-#define LDCMD1         __REG_2(0x4400021C)  /* DMA Channel 1 Command Register */
-
-#endif
-
 #define LCCR0_ENB      (1 << 0)        /* LCD Controller enable */
-#define LCCR0_CMS      (1 << 1)        /* Color/Monochrome Display Select */
-#define LCCR0_Color     (LCCR0_CMS*0)   /*  Color display                  */
-#define LCCR0_Mono      (LCCR0_CMS*1)   /*  Monochrome display             */
-#define LCCR0_SDS      (1 << 2)        /* Single/Dual Panel Display       */
-                                        /* Select                          */
-#define LCCR0_Sngl      (LCCR0_SDS*0)   /*  Single panel display           */
-#define LCCR0_Dual      (LCCR0_SDS*1)   /*  Dual panel display             */
-
+#define LCCR0_CMS      (1 << 1)        /* Color = 0, Monochrome = 1 */
+#define LCCR0_SDS      (1 << 2)        /* Single Panel = 0, Dual Panel = 1 */
 #define LCCR0_LDM      (1 << 3)        /* LCD Disable Done Mask */
 #define LCCR0_SFM      (1 << 4)        /* Start of frame mask */
 #define LCCR0_IUM      (1 << 5)        /* Input FIFO underrun mask */
 #define LCCR0_EFM      (1 << 6)        /* End of Frame mask */
-#define LCCR0_PAS      (1 << 7)        /* Passive/Active display Select   */
-#define LCCR0_Pas       (LCCR0_PAS*0)   /*  Passive display (STN)          */
-#define LCCR0_Act       (LCCR0_PAS*1)   /*  Active display (TFT)           */
-#define LCCR0_DPD      (1 << 9)        /* Double Pixel Data (monochrome   */
-                                        /* display mode)                   */
-#define LCCR0_4PixMono  (LCCR0_DPD*0)   /*  4-Pixel/clock Monochrome       */
-                                        /*  display                        */
-#define LCCR0_8PixMono  (LCCR0_DPD*1)   /*  8-Pixel/clock Monochrome       */
-                                        /*  display                        */
+#define LCCR0_PAS      (1 << 7)        /* Passive = 0, Active = 1 */
+#define LCCR0_BLE      (1 << 8)        /* Little Endian = 0, Big Endian = 1 */
+#define LCCR0_DPD      (1 << 9)        /* Double Pixel mode, 4 pixel value = 0, 8 pixle values = 1 */
 #define LCCR0_DIS      (1 << 10)       /* LCD Disable */
 #define LCCR0_QDM      (1 << 11)       /* LCD Quick Disable mask */
 #define LCCR0_PDD      (0xff << 12)    /* Palette DMA request delay */
 #define LCCR0_PDD_S    12
-#define LCCR0_BM       (1 << 20)       /* Branch mask */
+#define LCCR0_BM       (1 << 20)       /* Branch mask */
 #define LCCR0_OUM      (1 << 21)       /* Output FIFO underrun mask */
-#define LCCR0_LCDT     (1 << 22)       /* LCD Panel Type */
-#define LCCR0_RDSTM    (1 << 23)       /* Read Status Interrupt Mask */
-#define LCCR0_CMDIM    (1 << 24)       /* Command Interrupt Mask */
-
-#define LCCR1_PPL       Fld (10, 0)      /* Pixels Per Line - 1 */
-#define LCCR1_DisWdth(Pixel)            /* Display Width [1..800 pix.]  */ \
-                        (((Pixel) - 1) << FShft (LCCR1_PPL))
-
-#define LCCR1_HSW       Fld (6, 10)     /* Horizontal Synchronization     */
-#define LCCR1_HorSnchWdth(Tpix)         /* Horizontal Synchronization     */ \
-                                        /* pulse Width [1..64 Tpix]       */ \
-                        (((Tpix) - 1) << FShft (LCCR1_HSW))
-
-#define LCCR1_ELW       Fld (8, 16)     /* End-of-Line pixel clock Wait    */
-                                        /* count - 1 [Tpix]                */
-#define LCCR1_EndLnDel(Tpix)            /*  End-of-Line Delay              */ \
-                                        /*  [1..256 Tpix]                  */ \
-                        (((Tpix) - 1) << FShft (LCCR1_ELW))
-
-#define LCCR1_BLW       Fld (8, 24)     /* Beginning-of-Line pixel clock   */
-                                        /* Wait count - 1 [Tpix]           */
-#define LCCR1_BegLnDel(Tpix)            /*  Beginning-of-Line Delay        */ \
-                                        /*  [1..256 Tpix]                  */ \
-                        (((Tpix) - 1) << FShft (LCCR1_BLW))
-
-
-#define LCCR2_LPP       Fld (10, 0)     /* Line Per Panel - 1              */
-#define LCCR2_DisHght(Line)             /*  Display Height [1..1024 lines] */ \
-                        (((Line) - 1) << FShft (LCCR2_LPP))
-
-#define LCCR2_VSW       Fld (6, 10)     /* Vertical Synchronization pulse  */
-                                        /* Width - 1 [Tln] (L_FCLK)        */
-#define LCCR2_VrtSnchWdth(Tln)          /*  Vertical Synchronization pulse */ \
-                                        /*  Width [1..64 Tln]              */ \
-                        (((Tln) - 1) << FShft (LCCR2_VSW))
-
-#define LCCR2_EFW       Fld (8, 16)     /* End-of-Frame line clock Wait    */
-                                        /* count [Tln]                     */
-#define LCCR2_EndFrmDel(Tln)            /*  End-of-Frame Delay             */ \
-                                        /*  [0..255 Tln]                   */ \
-                        ((Tln) << FShft (LCCR2_EFW))
-
-#define LCCR2_BFW       Fld (8, 24)     /* Beginning-of-Frame line clock   */
-                                        /* Wait count [Tln]                */
-#define LCCR2_BegFrmDel(Tln)            /*  Beginning-of-Frame Delay       */ \
-                                        /*  [0..255 Tln]                   */ \
-                        ((Tln) << FShft (LCCR2_BFW))
+#if defined(CONFIG_PXA27X)
+#define LCCR0_LCDT     (1 << 22)       /* LCD Panel Type */
+#define LCCR0_RDSTM    (1 << 23)       /* Read Status Interrupt Mask */
+#define LCCR0_CMDIM    (1 << 24)       /* Command Interrupt Mask */
+#endif
+
+#define LCCR1_PPL      Fld (10, 0)      /* Pixels Per Line - 1 */
+#define LCCR1_DisWdth(Pixel)           /* Display Width [1..800 pix.]  */ \
+                       (((Pixel) - 1) << FShft (LCCR1_PPL))
+
+#define LCCR1_HSW      Fld (6, 10)     /* Horizontal Synchronization     */
+#define LCCR1_HorSnchWdth(Tpix)                /* Horizontal Synchronization     */ \
+                                       /* pulse Width [1..64 Tpix]       */ \
+                       (((Tpix) - 1) << FShft (LCCR1_HSW))
+
+#define LCCR1_ELW      Fld (8, 16)     /* End-of-Line pixel clock Wait    */
+                                       /* count - 1 [Tpix]                */
+#define LCCR1_EndLnDel(Tpix)           /*  End-of-Line Delay              */ \
+                                       /*  [1..256 Tpix]                  */ \
+                       (((Tpix) - 1) << FShft (LCCR1_ELW))
+
+#define LCCR1_BLW      Fld (8, 24)     /* Beginning-of-Line pixel clock   */
+                                       /* Wait count - 1 [Tpix]           */
+#define LCCR1_BegLnDel(Tpix)           /*  Beginning-of-Line Delay        */ \
+                                       /*  [1..256 Tpix]                  */ \
+                       (((Tpix) - 1) << FShft (LCCR1_BLW))
+
+
+#define LCCR2_LPP      Fld (10, 0)     /* Line Per Panel - 1              */
+#define LCCR2_DisHght(Line)            /*  Display Height [1..1024 lines] */ \
+                       (((Line) - 1) << FShft (LCCR2_LPP))
+
+#define LCCR2_VSW      Fld (6, 10)     /* Vertical Synchronization pulse  */
+                                       /* Width - 1 [Tln] (L_FCLK)        */
+#define LCCR2_VrtSnchWdth(Tln)         /*  Vertical Synchronization pulse */ \
+                                       /*  Width [1..64 Tln]              */ \
+                       (((Tln) - 1) << FShft (LCCR2_VSW))
+
+#define LCCR2_EFW      Fld (8, 16)     /* End-of-Frame line clock Wait    */
+                                       /* count [Tln]                     */
+#define LCCR2_EndFrmDel(Tln)           /*  End-of-Frame Delay             */ \
+                                       /*  [0..255 Tln]                   */ \
+                       ((Tln) << FShft (LCCR2_EFW))
+
+#define LCCR2_BFW      Fld (8, 24)     /* Beginning-of-Frame line clock   */
+                                       /* Wait count [Tln]                */
+#define LCCR2_BegFrmDel(Tln)           /*  Beginning-of-Frame Delay       */ \
+                                       /*  [0..255 Tln]                   */ \
+                       ((Tln) << FShft (LCCR2_BFW))
 
 #if 0
 #define LCCR3_PCD      (0xff)          /* Pixel clock divisor */
@@ -2081,73 +1418,54 @@ typedef void            (*ExcpHndlr) (void) ;
 #define LCCR3_API_S    16
 #define LCCR3_VSP      (1 << 20)       /* vertical sync polarity */
 #define LCCR3_HSP      (1 << 21)       /* horizontal sync polarity */
-#define LCCR3_PCP      (1 << 22)       /* Pixel Clock Polarity (L_PCLK)   */
-#define LCCR3_PixRsEdg  (LCCR3_PCP*0)   /*  Pixel clock Rising-Edge        */
-#define LCCR3_PixFlEdg  (LCCR3_PCP*1)   /*  Pixel clock Falling-Edge       */
-
-#define LCCR3_OEP       (1 << 23)       /* Output Enable Polarity (L_BIAS, */
-                                        /* active display mode)            */
-#define LCCR3_OutEnH    (LCCR3_OEP*0)   /*  Output Enable active High      */
-#define LCCR3_OutEnL    (LCCR3_OEP*1)   /*  Output Enable active Low       */
-
+#define LCCR3_PCP      (1 << 22)       /* pixel clock polarity */
+#define LCCR3_OEP      (1 << 23)       /* output enable polarity */
 #if 0
 #define LCCR3_BPP      (7 << 24)       /* bits per pixel */
 #define LCCR3_BPP_S    24
 #endif
 #define LCCR3_DPC      (1 << 27)       /* double pixel clock mode */
 
+#define LCCR3_PDFOR_0   (0 << 30)
+#define LCCR3_PDFOR_1   (1 << 30)
+#define LCCR3_PDFOR_2   (2 << 30)
+#define LCCR3_PDFOR_3   (3 << 30)
 
-#define LCCR3_PCD       Fld (8, 0)      /* Pixel Clock Divisor */
-#define LCCR3_PixClkDiv(Div)            /* Pixel Clock Divisor */ \
-                        (((Div) << FShft (LCCR3_PCD)))
-
-
-#define LCCR3_BPP       Fld (3, 24)     /* Bit Per Pixel */
-#define LCCR3_Bpp(Bpp)                  /* Bit Per Pixel */ \
-                        (((Bpp) << FShft (LCCR3_BPP)))
 
-#define LCCR3_ACB       Fld (8, 8)      /* AC Bias */
-#define LCCR3_Acb(Acb)                  /* BAC Bias */ \
-                        (((Acb) << FShft (LCCR3_ACB)))
+#define LCCR3_PCD      Fld (8, 0)      /* Pixel Clock Divisor */
+#define LCCR3_PixClkDiv(Div)           /* Pixel Clock Divisor */ \
+                       (((Div) << FShft (LCCR3_PCD)))
 
-#define LCCR3_HorSnchH  (LCCR3_HSP*0)   /*  Horizontal Synchronization     */
-                                        /*  pulse active High              */
-#define LCCR3_HorSnchL  (LCCR3_HSP*1)   /*  Horizontal Synchronization     */
 
-#define LCCR3_VrtSnchH  (LCCR3_VSP*0)   /*  Vertical Synchronization pulse */
-                                        /*  active High                    */
-#define LCCR3_VrtSnchL  (LCCR3_VSP*1)   /*  Vertical Synchronization pulse */
-                                        /*  active Low                     */
+#define LCCR3_BPP      Fld (3, 24)     /* Bit Per Pixel */
+#define LCCR3_Bpp(Bpp)                 /* Bit Per Pixel */ \
+                       ((((Bpp&0x7) << FShft (LCCR3_BPP)))|(((Bpp&0x8)<<26)))
 
-#define LCSR_LDD       (1 << 0)        /* LCD Disable Done */
-#define LCSR_SOF       (1 << 1)        /* Start of frame */
-#define LCSR_BER       (1 << 2)        /* Bus error */
-#define LCSR_ABC       (1 << 3)        /* AC Bias count */
-#define LCSR_IUL       (1 << 4)        /* input FIFO underrun Lower panel */
-#define LCSR_IUU       (1 << 5)        /* input FIFO underrun Upper panel */
-#define LCSR_OU                (1 << 6)        /* output FIFO underrun */
-#define LCSR_QD                (1 << 7)        /* quick disable */
-#define LCSR_EOF       (1 << 8)        /* end of frame */
-#define LCSR_BS                (1 << 9)        /* branch status */
-#define LCSR_SINT      (1 << 10)       /* subsequent interrupt */
+#define LCCR3_ACB      Fld (8, 8)      /* AC Bias */
+#define LCCR3_Acb(Acb)                 /* BAC Bias */ \
+                       (((Acb) << FShft (LCCR3_ACB)))
 
-#define LDCMD_PAL      (1 << 26)       /* instructs DMA to load palette buffer */
+#define LCCR3_HorSnchH (LCCR3_HSP*0)   /*  Horizontal Synchronization     */
+                                       /*  pulse active High              */
+#define LCCR3_HorSnchL (LCCR3_HSP*1)   /*  Horizontal Synchronization     */
 
-#define LCSR_LDD       (1 << 0)        /* LCD Disable Done */
-#define LCSR_SOF       (1 << 1)        /* Start of frame */
-#define LCSR_BER       (1 << 2)        /* Bus error */
-#define LCSR_ABC       (1 << 3)        /* AC Bias count */
-#define LCSR_IUL       (1 << 4)        /* input FIFO underrun Lower panel */
-#define LCSR_IUU       (1 << 5)        /* input FIFO underrun Upper panel */
-#define LCSR_OU                (1 << 6)        /* output FIFO underrun */
-#define LCSR_QD                (1 << 7)        /* quick disable */
-#define LCSR_EOF       (1 << 8)        /* end of frame */
-#define LCSR_BS                (1 << 9)        /* branch status */
-#define LCSR_SINT      (1 << 10)       /* subsequent interrupt */
+#define LCCR3_VrtSnchH (LCCR3_VSP*0)   /*  Vertical Synchronization pulse */
+                                       /*  active High                    */
+#define LCCR3_VrtSnchL (LCCR3_VSP*1)   /*  Vertical Synchronization pulse */
+                                       /*  active Low                     */
 
-#define LDCMD_PAL      (1 << 26)       /* instructs DMA to load palette buffer */
+#define LCSR0_LDD      (1 << 0)        /* LCD Disable Done */
+#define LCSR0_SOF      (1 << 1)        /* Start of frame */
+#define LCSR0_BER      (1 << 2)        /* Bus error */
+#define LCSR0_ABC      (1 << 3)        /* AC Bias count */
+#define LCSR0_IUL      (1 << 4)        /* input FIFO underrun Lower panel */
+#define LCSR0_IUU      (1 << 5)        /* input FIFO underrun Upper panel */
+#define LCSR0_OU       (1 << 6)        /* output FIFO underrun */
+#define LCSR0_QD       (1 << 7)        /* quick disable */
+#define LCSR0_EOF0     (1 << 8)        /* end of frame */
+#define LCSR0_BS       (1 << 9)        /* branch status */
+#define LCSR0_SINT     (1 << 10)       /* subsequent interrupt */
 
-/* Overlay1 & Overlay2 & Hardware Cursor */
 #define LCSR1_SOF1     (1 << 0)
 #define LCSR1_SOF2     (1 << 1)
 #define LCSR1_SOF3     (1 << 2)
@@ -2175,219 +1493,41 @@ typedef void           (*ExcpHndlr) (void) ;
 #define LCSR1_IU5      (1 << 28)
 #define LCSR1_IU6      (1 << 29)
 
+#define LDCMD_PAL      (1 << 26)       /* instructs DMA to load palette buffer */
+#if defined(CONFIG_PXA27X)
 #define LDCMD_SOFINT   (1 << 22)
 #define LDCMD_EOFINT   (1 << 21)
-
-#define LCCR0_LDDALT   (1<<26)         /* LDD Alternate mapping bit when base pixel is RGBT16 */
-#define LCCR0_OUC      (1<<25)         /* Overlay Underlay Control Bit */
-
-#define LCCR5_SOFM1    (1<<0)          /* Start Of Frame Mask for Overlay 1 (channel 1) */
-#define LCCR5_SOFM2    (1<<1)          /* Start Of Frame Mask for Overlay 2 (channel 2) */
-#define LCCR5_SOFM3    (1<<2)          /* Start Of Frame Mask for Overlay 2 (channel 3) */
-#define LCCR5_SOFM4    (1<<3)          /* Start Of Frame Mask for Overlay 2 (channel 4) */
-#define LCCR5_SOFM5    (1<<4)          /* Start Of Frame Mask for cursor (channel 5) */
-#define LCCR5_SOFM6    (1<<5)          /* Start Of Frame Mask for command data (channel 6) */
-
-#define LCCR5_EOFM1    (1<<8)          /* End Of Frame Mask for Overlay 1 (channel 1) */
-#define LCCR5_EOFM2    (1<<9)          /* End Of Frame Mask for Overlay 2 (channel 2) */
-#define LCCR5_EOFM3    (1<<10)         /* End Of Frame Mask for Overlay 2 (channel 3) */
-#define LCCR5_EOFM4    (1<<11)         /* End Of Frame Mask for Overlay 2 (channel 4) */
-#define LCCR5_EOFM5    (1<<12)         /* End Of Frame Mask for cursor (channel 5) */
-#define LCCR5_EOFM6    (1<<13)         /* End Of Frame Mask for command data (channel 6) */
-
-#define LCCR5_BSM1     (1<<16)         /* Branch mask for Overlay 1 (channel 1) */
-#define LCCR5_BSM2     (1<<17)         /* Branch mask for Overlay 2 (channel 2) */
-#define LCCR5_BSM3     (1<<18)         /* Branch mask for Overlay 2 (channel 3) */
-#define LCCR5_BSM4     (1<<19)         /* Branch mask for Overlay 2 (channel 4) */
-#define LCCR5_BSM5     (1<<20)         /* Branch mask for cursor (channel 5) */
-#define LCCR5_BSM6     (1<<21)         /* Branch mask for data command  (channel 6) */
-
-#define LCCR5_IUM1     (1<<24)         /* Input FIFO Underrun Mask for Overlay 1  */
-#define LCCR5_IUM2     (1<<25)         /* Input FIFO Underrun Mask for Overlay 2  */
-#define LCCR5_IUM3     (1<<26)         /* Input FIFO Underrun Mask for Overlay 2  */
-#define LCCR5_IUM4     (1<<27)         /* Input FIFO Underrun Mask for Overlay 2  */
-#define LCCR5_IUM5     (1<<28)         /* Input FIFO Underrun Mask for cursor */
-#define LCCR5_IUM6     (1<<29)         /* Input FIFO Underrun Mask for data command */
-
-#define OVL1C1_O1EN    (1<<31)         /* Enable bit for Overlay 1 */
-#define OVL2C1_O2EN    (1<<31)         /* Enable bit for Overlay 2 */
-#define CCR_CEN                (1<<31)         /* Enable bit for Cursor */
-
-/* LCD registers */
-#define LCCR4          __REG(0x44000010)  /* LCD Controller Control Register 4 */
-#define LCCR5          __REG(0x44000014)  /* LCD Controller Control Register 5 */
-#define FBR0           __REG(0x44000020)  /* DMA Channel 0 Frame Branch Register */
-#define FBR1           __REG(0x44000024)  /* DMA Channel 1 Frame Branch Register */
-#define FBR2           __REG(0x44000028)  /* DMA Channel 2 Frame Branch Register */
-#define FBR3           __REG(0x4400002C)  /* DMA Channel 3 Frame Branch Register */
-#define FBR4           __REG(0x44000030)  /* DMA Channel 4 Frame Branch Register */
-#define FDADR2         __REG(0x44000220)  /* DMA Channel 2 Frame Descriptor Address Register */
-#define FSADR2         __REG(0x44000224)  /* DMA Channel 2 Frame Source Address Register */
-#define FIDR2          __REG(0x44000228)  /* DMA Channel 2 Frame ID Register */
-#define LDCMD2         __REG(0x4400022C)  /* DMA Channel 2 Command Register */
-#define FDADR3         __REG(0x44000230)  /* DMA Channel 3 Frame Descriptor Address Register */
-#define FSADR3         __REG(0x44000234)  /* DMA Channel 3 Frame Source Address Register */
-#define FIDR3          __REG(0x44000238)  /* DMA Channel 3 Frame ID Register */
-#define LDCMD3         __REG(0x4400023C)  /* DMA Channel 3 Command Register */
-#define FDADR4         __REG(0x44000240)  /* DMA Channel 4 Frame Descriptor Address Register */
-#define FSADR4         __REG(0x44000244)  /* DMA Channel 4 Frame Source Address Register */
-#define FIDR4          __REG(0x44000248)  /* DMA Channel 4 Frame ID Register */
-#define LDCMD4         __REG(0x4400024C)  /* DMA Channel 4 Command Register */
-#define FDADR5         __REG(0x44000250)  /* DMA Channel 5 Frame Descriptor Address Register */
-#define FSADR5         __REG(0x44000254)  /* DMA Channel 5 Frame Source Address Register */
-#define FIDR5          __REG(0x44000258)  /* DMA Channel 5 Frame ID Register */
-#define LDCMD5         __REG(0x4400025C)  /* DMA Channel 5 Command Register */
-
-#define OVL1C1         __REG(0x44000050)  /* Overlay 1 Control Register 1 */
-#define OVL1C2         __REG(0x44000060)  /* Overlay 1 Control Register 2 */
-#define OVL2C1         __REG(0x44000070)  /* Overlay 2 Control Register 1 */
-#define OVL2C2         __REG(0x44000080)  /* Overlay 2 Control Register 2 */
-#define CCR            __REG(0x44000090)  /* Cursor Control Register */
-
-#define FBR5           __REG(0x44000110)  /* DMA Channel 5 Frame Branch Register */
-#define FBR6           __REG(0x44000114)  /* DMA Channel 6 Frame Branch Register */
-
-/*
-* Touch screen interface
-*/
-#ifdef CONFIG_CPU_MONAHANS
-#define ADCD __REG(0x41c00000) /*Analog-to-Digital Converter Data register*/
-#define ADCS __REG(0x41c00004) /*Analog-to-Digital Converter Setup register*/
-#define ADCE __REG(0x41c00008) /*Analog-to-Digital Converter Enable register*/
 #endif
 
-
 /*
  * Memory controller
  */
-#ifndef CONFIG_CPU_MONAHANS
-#define MEMC_BASE      __REG(0x48000000)  /* Base of Memory Controller */
-#define MDCNFG_OFFSET  0x0
-#define MDREFR_OFFSET  0x4
-#define MSC0_OFFSET    0x8
-#define MSC1_OFFSET    0xC
-#define MSC2_OFFSET    0x10
-#define MECR_OFFSET    0x14
-#define SXLCR_OFFSET   0x18
-#define SXCNFG_OFFSET  0x1C
-#define FLYCNFG_OFFSET 0x20
-#define SXMRS_OFFSET   0x24
-#define MCMEM0_OFFSET  0x28
-#define MCMEM1_OFFSET  0x2C
-#define MCATT0_OFFSET  0x30
-#define MCATT1_OFFSET  0x34
-#define MCIO0_OFFSET   0x38
-#define MCIO1_OFFSET   0x3C
-#define MDMRS_OFFSET   0x40
-#define MDCNFG         __REG((0x48000000)  /* SDRAM Configuration Register 0 */
-#define MDCNFG_DE0     0x00000001
-#define MDCNFG_DE1     0x00000002
-#define MDCNFG_DE2     0x00010000
-#define MDCNFG_DE3     0x00020000
-#define MDCNFG_DWID0   0x00000004
-#endif
+#define MEMC_BASE      __REG(0x48000000)  /* Base of Memory Controller */
+#define MDCNFG_OFFSET  0x0
+#define MDREFR_OFFSET  0x4
+#define MSC0_OFFSET    0x8
+#define MSC1_OFFSET    0xC
+#define MSC2_OFFSET    0x10
+#define MECR_OFFSET    0x14
+#define SXLCR_OFFSET   0x18
+#define SXCNFG_OFFSET  0x1C
+#define FLYCNFG_OFFSET 0x20
+#define SXMRS_OFFSET   0x24
+#define MCMEM0_OFFSET  0x28
+#define MCMEM1_OFFSET  0x2C
+#define MCATT0_OFFSET  0x30
+#define MCATT1_OFFSET  0x34
+#define MCIO0_OFFSET   0x38
+#define MCIO1_OFFSET   0x3C
+#define MDMRS_OFFSET   0x40
+
+#define MDCNFG         __REG(0x48000000)  /* SDRAM Configuration Register 0 */
+#define MDCNFG_DE0     0x00000001
+#define MDCNFG_DE1     0x00000002
+#define MDCNFG_DE2     0x00010000
+#define MDCNFG_DE3     0x00020000
+#define MDCNFG_DWID0   0x00000004
 
-#ifdef CONFIG_CPU_MONAHANS
-/* Static Memory Controller Registers */
-#define MSC0           __REG_2(0x4A000008)  /* Static Memory Control Register 0 */
-#define MSC1           __REG_2(0x4A00000C)  /* Static Memory Control Register 1 */
-#define MECR           __REG_2(0x4A000014)  /* Expansion Memory (PCMCIA/Compact Flash) Bus Configuration */
-#define SXCNFG         __REG_2(0x4A00001C)  /* Synchronous Static Memory Control Register */
-#define MCMEM0         __REG_2(0x4A000028)  /* Card interface Common Memory Space Socket 0 Timing */
-#define MCATT0         __REG_2(0x4A000030)  /* Card interface Attribute Space Socket 0 Timing Configuration */
-#define MCIO0          __REG_2(0x4A000038)  /* Card interface I/O Space Socket 0 Timing Configuration */
-#define MEMCLKCFG      __REG_2(0x4A000068)  /* SCLK speed configuration */
-#define CSADRCFG0      __REG_2(0x4A000080)  /* Address Configuration for chip select 0 */
-#define CSADRCFG1      __REG_2(0x4A000084)  /* Address Configuration for chip select 1 */
-#define CSADRCFG2      __REG_2(0x4A000088)  /* Address Configuration for chip select 2 */
-#define CSADRCFG3      __REG_2(0x4A00008C)  /* Address Configuration for chip select 3 */
-#define CSADRCFG_P     __REG_2(0x4A000090)  /* Address Configuration for pcmcia card interface */
-#define CSMSADRCFG     __REG_2(0x4A0000A0)  /* Master Address Configuration Register */
-
-/* Dynamic Memory Controller Registers */
-#define MDCNFG         __REG_2(0x48100000)  /* SDRAM Configuration Register 0 */
-#define MDREFR         __REG_2(0x48100004)  /* SDRAM Refresh Control Register */
-#define FLYCNFG                __REG_2(0x48100020)  /* Fly-by DMA DVAL[1:0] polarities */
-#define MDMRS          __REG_2(0x48100040)  /* MRS value to be written to SDRAM */
-#define        DDR_SCAL        __REG_2(0x48100050)  /* Software Delay Line Calibration/Configuration for external DDR memory. */
-#define        DDR_HCAL        __REG_2(0x48100060)  /* Hardware Delay Line Calibration/Configuration for external DDR memory. */
-#define        DMCIER          __REG_2(0x48100070)  /* Dynamic MC Interrupt Enable Register. */
-#define        DMCISR          __REG_2(0x48100078)  /* Dynamic MC Interrupt Status Register. */
-#define        DDR_DLS         __REG_2(0x48100080)  /* DDR Delay Line Value Status register for external DDR memory. */
-#define        EMPI            __REG_2(0x48100090)  /* EMPI Control Register */
-#define RCOMP           __REG_2(0x48100100)
-#define PAD_MA          __REG_2(0x48100110)
-#define PAD_MDMSB       __REG_2(0x48100114)
-#define PAD_MDLSB       __REG_2(0x48100118)
-#define PAD_DMEM        __REG_2(0x4810011c)
-#define PAD_SDCLK       __REG_2(0x48100120)
-#define PAD_SDCS        __REG_2(0x48100124)
-#define PAD_SMEM        __REG_2(0x48100128)
-#define PAD_SCLK        __REG_2(0x4810012C)
-
-
-/* Data Flash Controller Registers */
-
-#define NDCR           __REG_2(0x43100000)  /* Data Flash Control register */
-#define NDTR0CS0       __REG_2(0x43100004)  /* Data Controller Timing Parameter 0 Register for ND_nCS0 */
-#define NDTR0CS1       __REG_2(0x43100008)  /* Data Controller Timing Parameter 0 Register for ND_nCS1 */
-#define NDTR1CS0       __REG_2(0x4310000C)  /* Data Controller Timing Parameter 1 Register for ND_nCS0 */
-#define NDTR1CS1       __REG_2(0x43100010)  /* Data Controller Timing Parameter 1 Register for ND_nCS1 */
-#define NDSR           __REG_2(0x43100014)  /* Data Controller Status Register */
-#define NDPCR          __REG_2(0x43100018)  /* Data Controller Page Count Register */
-#define NDBDR0         __REG_2(0x4310001C)  /* Data Controller Bad Block Register 0 */
-#define NDBDR1         __REG_2(0x43100020)  /* Data Controller Bad Block Register 1 */
-#define NDDB           __REG_2(0x43100040)  /* Data Controller Data Buffer */
-#define NDCB0          __REG_2(0x43100048)  /* Data Controller Command Buffer0 */
-#define NDCB1          __REG_2(0x4310004C)  /* Data Controller Command Buffer1 */
-#define NDCB2          __REG_2(0x43100050)  /* Data Controller Command Buffer2 */
-
-#define NDCR_SPARE_EN  (0x1<<31)
-#define NDCR_ECC_EN    (0x1<<30)
-#define NDCR_DMA_EN    (0x1<<29)
-#define NDCR_ND_RUN    (0x1<<28)
-#define NDCR_DWIDTH_C  (0x1<<27)
-#define NDCR_DWIDTH_M  (0x1<<26)
-#define NDCR_PAGE_SZ   (0x3<<24)
-#define NDCR_NCSX      (0x1<<23)
-#define NDCR_ND_MODE   (0x3<<21)
-#define NDCR_NAND_MODE   0x0
-#define NDCR_CLR_PG_CNT        (0x1<<20)
-#define NDCR_CLR_ECC   (0x1<<19)
-#define NDCR_RD_ID_CNT (0x7<<16)
-#define NDCR_RA_START  (0x1<<15)
-#define NDCR_PG_PER_BLK        (0x1<<14)
-#define NDCR_ND_ARB_EN (0x1<<12)
-
-#define NDSR_RDY       (0x1<<11)
-#define NDSR_CS0_PAGED (0x1<<10)
-#define NDSR_CS1_PAGED (0x1<<9)
-#define NDSR_CS0_CMDD  (0x1<<8)
-#define NDSR_CS1_CMDD  (0x1<<7)
-#define NDSR_CS0_BBD   (0x1<<6)
-#define NDSR_CS1_BBD   (0x1<<5)
-#define NDSR_BDERR     (0x1<<4)
-#define NDSR_SBERR     (0x1<<3)
-#define NDSR_WRDREQ    (0x1<<2)
-#define NDSR_RDDREQ    (0x1<<1)
-#define NDSR_WRCMDREQ  (0x1)
-
-#define NDCB0_AUTO_RS  (0x1<<25)
-#define NDCB0_CSEL     (0x1<<24)
-#define NDCB0_CMD_TYPE (0x7<<21)
-#define NDCB0_NC       (0x1<<20)
-#define NDCB0_DBC      (0x1<<19)
-#define NDCB0_ADDR_CYC (0x7<<16)
-#define NDCB0_CMD2     (0xff<<8)
-#define NDCB0_CMD1     (0xff)
-#define MCMEM(s) MCMEM0
-#define MCATT(s) MCATT0
-#define MCIO(s) MCIO0
-#define MECR_CIT       (1 << 1)/* Card Is There: 0 -> no card, 1 -> card inserted */
-#else /* CONFIG_CPU_MONAHANS */
-
-/* mk: defined @2253 #define MDCNFG            __REG(0x48000000)  /\* SDRAM Configuration Register 0 *\/ */
 #define MDREFR         __REG(0x48000004)  /* SDRAM Refresh Control Register */
 #define MSC0           __REG(0x48000008)  /* Static Memory Control Register 0 */
 #define MSC1           __REG(0x4800000C)  /* Static Memory Control Register 1 */
@@ -2405,19 +1545,6 @@ typedef void             (*ExcpHndlr) (void) ;
 #define MDMRS          __REG(0x48000040)  /* MRS value to be written to SDRAM */
 #define BOOT_DEF       __REG(0x48000044)  /* Read-Only Boot-Time Register. Contains BOOT_SEL and PKG_SEL */
 
-/*
- * More handy macros for PCMCIA
- *
- * Arg is socket number
- */
-#define MCMEM(s)       __REG2(0x48000028, (s)<<2 )  /* Card interface Common Memory Space Socket s Timing */
-#define MCATT(s)       __REG2(0x48000030, (s)<<2 )  /* Card interface Attribute Space Socket s Timing Configuration */
-#define MCIO(s)                __REG2(0x48000038, (s)<<2 )  /* Card interface I/O Space Socket s Timing Configuration */
-
-/* MECR register defines */
-#define MECR_NOS       (1 << 0)        /* Number Of Sockets: 0 -> 1 sock, 1 -> 2 sock */
-#define MECR_CIT       (1 << 1)        /* Card Is There: 0 -> no card, 1 -> card inserted */
-
 #define MDREFR_K2FREE  (1 << 25)       /* SDRAM Free-Running Control */
 #define MDREFR_K1FREE  (1 << 24)       /* SDRAM Free-Running Control */
 #define MDREFR_K0FREE  (1 << 23)       /* SDRAM Free-Running Control */
@@ -2431,15 +1558,14 @@ typedef void            (*ExcpHndlr) (void) ;
 #define MDREFR_K0DB2   (1 << 14)       /* SDCLK0 Divide by 2 Control/Status */
 #define MDREFR_K0RUN   (1 << 13)       /* SDCLK0 Run Control/Status */
 #define MDREFR_E0PIN   (1 << 12)       /* SDCKE0 Level Control/Status */
-#endif
 
-#ifdef CONFIG_PXA27X
+#if defined(CONFIG_PXA27X)
 
 #define ARB_CNTRL      __REG(0x48000048)  /* Arbiter Control Register */
 
 #define ARB_DMA_SLV_PARK       (1<<31)    /* Be parked with DMA slave when idle */
 #define ARB_CI_PARK            (1<<30)    /* Be parked with Camera Interface when idle */
-#define ARB_EX_MEM_PARK        (1<<29)    /* Be parked with external MEMC when idle */
+#define ARB_EX_MEM_PARK                (1<<29)    /* Be parked with external MEMC when idle */
 #define ARB_INT_MEM_PARK       (1<<28)    /* Be parked with internal MEMC when idle */
 #define ARB_USB_PARK           (1<<27)    /* Be parked with USB when idle */
 #define ARB_LCD_PARK           (1<<26)    /* Be parked with LCD when idle */
@@ -2447,871 +1573,177 @@ typedef void          (*ExcpHndlr) (void) ;
 #define ARB_CORE_PARK          (1<<24)    /* Be parked with core when idle */
 #define ARB_LOCK_FLAG          (1<<23)    /* Only Locking masters gain access to the bus */
 
-/*
- * Keypad
- */
-#define KPC             __REG(0x41500000) /* Keypad Interface Control register */
-#define KPDK            __REG(0x41500008) /* Keypad Interface Direct Key register */
-#define KPREC           __REG(0x41500010) /* Keypad Interface Rotary Encoder register */
-#define KPMK            __REG(0x41500018) /* Keypad Interface Matrix Key register */
-#define KPAS            __REG(0x41500020) /* Keypad Interface Automatic Scan register */
-#define KPASMKP0        __REG(0x41500028) /* Keypad Interface Automatic Scan Multiple Key Presser register 0 */
-#define KPASMKP1        __REG(0x41500030) /* Keypad Interface Automatic Scan Multiple Key Presser register 1 */
-#define KPASMKP2        __REG(0x41500038) /* Keypad Interface Automatic Scan Multiple Key Presser register 2 */
-#define KPASMKP3        __REG(0x41500040) /* Keypad Interface Automatic Scan Multiple Key Presser register 3 */
-#define KPKDI           __REG(0x41500048) /* Keypad Interface Key Debounce Interval register */
-
-#define KPC_AS          (0x1 << 30)  /* Automatic Scan bit */
-#define KPC_ASACT       (0x1 << 29)  /* Automatic Scan on Activity */
-#define KPC_MI          (0x1 << 22)  /* Matrix interrupt bit */
-#define KPC_IMKP        (0x1 << 21)  /* Ignore Multiple Key Press */
-#define KPC_MS7         (0x1 << 20)  /* Matrix scan line 7 */
-#define KPC_MS6         (0x1 << 19)  /* Matrix scan line 6 */
-#define KPC_MS5         (0x1 << 18)  /* Matrix scan line 5 */
-#define KPC_MS4         (0x1 << 17)  /* Matrix scan line 4 */
-#define KPC_MS3         (0x1 << 16)  /* Matrix scan line 3 */
-#define KPC_MS2         (0x1 << 15)  /* Matrix scan line 2 */
-#define KPC_MS1         (0x1 << 14)  /* Matrix scan line 1 */
-#define KPC_MS0         (0x1 << 13)  /* Matrix scan line 0 */
-#define KPC_MS_ALL      (KPC_MS0 | KPC_MS1 | KPC_MS2 | KPC_MS3 | KPC_MS4 | KPC_MS5 | KPC_MS6 | KPC_MS7)
-#define KPC_ME          (0x1 << 12)  /* Matrix Keypad Enable */
-#define KPC_MIE         (0x1 << 11)  /* Matrix Interrupt Enable */
-#define KPC_DK_DEB_SEL (0x1 <<  9)  /* Direct Keypad Debounce Select */
-#define KPC_DI          (0x1 <<  5)  /* Direct key interrupt bit */
-#define KPC_RE_ZERO_DEB (0x1 <<  4)  /* Rotary Encoder Zero Debounce */
-#define KPC_REE1        (0x1 <<  3)  /* Rotary Encoder1 Enable */
-#define KPC_REE0        (0x1 <<  2)  /* Rotary Encoder0 Enable */
-#define KPC_DE          (0x1 <<  1)  /* Direct Keypad Enable */
-#define KPC_DIE         (0x1 <<  0)  /* Direct Keypad interrupt Enable */
-
-#define KPDK_DKP        (0x1 << 31)
-#define KPDK_DK7        (0x1 <<  7)
-#define KPDK_DK6        (0x1 <<  6)
-#define KPDK_DK5        (0x1 <<  5)
-#define KPDK_DK4        (0x1 <<  4)
-#define KPDK_DK3        (0x1 <<  3)
-#define KPDK_DK2        (0x1 <<  2)
-#define KPDK_DK1        (0x1 <<  1)
-#define KPDK_DK0        (0x1 <<  0)
-
-#define KPREC_OF1       (0x1 << 31)
-#define kPREC_UF1       (0x1 << 30)
-#define KPREC_OF0       (0x1 << 15)
-#define KPREC_UF0       (0x1 << 14)
-
-#define KPMK_MKP        (0x1 << 31)
-#define KPAS_SO         (0x1 << 31)
-#define KPASMKPx_SO     (0x1 << 31)
+/* Interrupt Controller */
 
-/*
- * UHC: USB Host Controller (OHCI-like) register definitions
- */
-#define UHC_BASE_PHYS  (0x4C000000)
-#define UHCREV         __REG(0x4C000000) /* UHC HCI Spec Revision */
-#define UHCHCON                __REG(0x4C000004) /* UHC Host Control Register */
-#define UHCCOMS                __REG(0x4C000008) /* UHC Command Status Register */
-#define UHCINTS                __REG(0x4C00000C) /* UHC Interrupt Status Register */
-#define UHCINTE                __REG(0x4C000010) /* UHC Interrupt Enable */
-#define UHCINTD                __REG(0x4C000014) /* UHC Interrupt Disable */
-#define UHCHCCA                __REG(0x4C000018) /* UHC Host Controller Comm. Area */
-#define UHCPCED                __REG(0x4C00001C) /* UHC Period Current Endpt Descr */
-#define UHCCHED                __REG(0x4C000020) /* UHC Control Head Endpt Descr */
-#define UHCCCED                __REG(0x4C000024) /* UHC Control Current Endpt Descr */
-#define UHCBHED                __REG(0x4C000028) /* UHC Bulk Head Endpt Descr */
-#define UHCBCED                __REG(0x4C00002C) /* UHC Bulk Current Endpt Descr */
-#define UHCDHEAD       __REG(0x4C000030) /* UHC Done Head */
-#define UHCFMI         __REG(0x4C000034) /* UHC Frame Interval */
-#define UHCFMR         __REG(0x4C000038) /* UHC Frame Remaining */
-#define UHCFMN         __REG(0x4C00003C) /* UHC Frame Number */
-#define UHCPERS                __REG(0x4C000040) /* UHC Periodic Start */
-#define UHCLS          __REG(0x4C000044) /* UHC Low Speed Threshold */
-#define UHCRHDA                __REG(0x4C000048) /* UHC Root Hub Descriptor A */
-#define UHCRHDB                __REG(0x4C00004C) /* UHC Root Hub Descriptor B */
-#define UHCRHS         __REG(0x4C000050) /* UHC Root Hub Status */
-#define UHCRHPS1       __REG(0x4C000054) /* UHC Root Hub Port 1 Status */
-#define UHCRHPS2       __REG(0x4C000058) /* UHC Root Hub Port 2 Status */
-#define UHCRHPS3       __REG(0x4C00005C) /* UHC Root Hub Port 3 Status */
-#define UHCRHPS(x)      __REG2(0x4C000050, (x)<<2)
-
-#define UHCSTAT                __REG(0x4C000060) /* UHC Status Register */
-#define UHCSTAT_UPS3   (1 << 16)       /* USB Power Sense Port3 */
-#define UHCSTAT_SBMAI  (1 << 15)       /* System Bus Master Abort Interrupt*/
-#define UHCSTAT_SBTAI  (1 << 14)       /* System Bus Target Abort Interrupt*/
-#define UHCSTAT_UPRI   (1 << 13)       /* USB Port Resume Interrupt */
-#define UHCSTAT_UPS2   (1 << 12)       /* USB Power Sense Port 2 */
-#define UHCSTAT_UPS1   (1 << 11)       /* USB Power Sense Port 1 */
-#define UHCSTAT_HTA    (1 << 10)       /* HCI Target Abort */
-#define UHCSTAT_HBA    (1 << 8)        /* HCI Buffer Active */
-#define UHCSTAT_RWUE   (1 << 7)        /* HCI Remote Wake Up Event */
-
-#define UHCHR           __REG(0x4C000064) /* UHC Reset Register */
-#define UHCHR_SSEP3    (1 << 11)       /* Sleep Standby Enable for Port3 */
-#define UHCHR_SSEP2    (1 << 10)       /* Sleep Standby Enable for Port2 */
-#define UHCHR_SSEP1    (1 << 9)        /* Sleep Standby Enable for Port1 */
-#define UHCHR_PCPL     (1 << 7)        /* Power control polarity low */
-#define UHCHR_PSPL     (1 << 6)        /* Power sense polarity low */
-#define UHCHR_SSE      (1 << 5)        /* Sleep Standby Enable */
-#define UHCHR_UIT      (1 << 4)        /* USB Interrupt Test */
-#define UHCHR_SSDC     (1 << 3)        /* Simulation Scale Down Clock */
-#define UHCHR_CGR      (1 << 2)        /* Clock Generation Reset */
-#define UHCHR_FHR      (1 << 1)        /* Force Host Controller Reset */
-#define UHCHR_FSBIR    (1 << 0)        /* Force System Bus Iface Reset */
-
-#define UHCHIE          __REG(0x4C000068) /* UHC Interrupt Enable Register*/
-#define UHCHIE_UPS3IE  (1 << 14)       /* Power Sense Port3 IntEn */
-#define UHCHIE_UPRIE   (1 << 13)       /* Port Resume IntEn */
-#define UHCHIE_UPS2IE  (1 << 12)       /* Power Sense Port2 IntEn */
-#define UHCHIE_UPS1IE  (1 << 11)       /* Power Sense Port1 IntEn */
-#define UHCHIE_TAIE    (1 << 10)       /* HCI Interface Transfer Abort
-                                          Interrupt Enable*/
-#define UHCHIE_HBAIE   (1 << 8)        /* HCI Buffer Active IntEn */
-#define UHCHIE_RWIE    (1 << 7)        /* Remote Wake-up IntEn */
-
-#define UHCHIT          __REG(0x4C00006C) /* UHC Interrupt Test register */
-
-/* Camera Interface */
-#define CICR0          __REG(0x50000000)
-#define CICR1          __REG(0x50000004)
-#define CICR2          __REG(0x50000008)
-#define CICR3          __REG(0x5000000C)
-#define CICR4          __REG(0x50000010)
-#define CISR           __REG(0x50000014)
-#define CIFR           __REG(0x50000018)
-#define CITOR          __REG(0x5000001C)
-#define CIBR0          __REG(0x50000028)
-#define CIBR1          __REG(0x50000030)
-#define CIBR2          __REG(0x50000038)
-
-#define CICR0_DMAEN    (1 << 31)       /* DMA request enable */
-#define CICR0_PAR_EN   (1 << 30)       /* Parity enable */
-#define CICR0_SL_CAP_EN        (1 << 29)       /* Capture enable for slave mode */
-#define CICR0_ENB      (1 << 28)       /* Camera interface enable */
-#define CICR0_DIS      (1 << 27)       /* Camera interface disable */
-#define CICR0_SIM      (0x7 << 24)     /* Sensor interface mode mask */
-#define CICR0_TOM      (1 << 9)        /* Time-out mask */
-#define CICR0_RDAVM    (1 << 8)        /* Receive-data-available mask */
-#define CICR0_FEM      (1 << 7)        /* FIFO-empty mask */
-#define CICR0_EOLM     (1 << 6)        /* End-of-line mask */
-#define CICR0_PERRM    (1 << 5)        /* Parity-error mask */
-#define CICR0_QDM      (1 << 4)        /* Quick-disable mask */
-#define CICR0_CDM      (1 << 3)        /* Disable-done mask */
-#define CICR0_SOFM     (1 << 2)        /* Start-of-frame mask */
-#define CICR0_EOFM     (1 << 1)        /* End-of-frame mask */
-#define CICR0_FOM      (1 << 0)        /* FIFO-overrun mask */
-
-#define CICR1_TBIT     (1 << 31)       /* Transparency bit */
-#define CICR1_RGBT_CONV        (0x3 << 30)     /* RGBT conversion mask */
-#define CICR1_PPL      (0x3f << 15)    /* Pixels per line mask */
-#define CICR1_RGB_CONV (0x7 << 12)     /* RGB conversion mask */
-#define CICR1_RGB_F    (1 << 11)       /* RGB format */
-#define CICR1_YCBCR_F  (1 << 10)       /* YCbCr format */
-#define CICR1_RGB_BPP  (0x7 << 7)      /* RGB bis per pixel mask */
-#define CICR1_RAW_BPP  (0x3 << 5)      /* Raw bis per pixel mask */
-#define CICR1_COLOR_SP (0x3 << 3)      /* Color space mask */
-#define CICR1_DW       (0x7 << 0)      /* Data width mask */
-
-#define CICR2_BLW      (0xff << 24)    /* Beginning-of-line pixel clock
-                                          wait count mask */
-#define CICR2_ELW      (0xff << 16)    /* End-of-line pixel clock
-                                          wait count mask */
-#define CICR2_HSW      (0x3f << 10)    /* Horizontal sync pulse width mask */
-#define CICR2_BFPW     (0x3f << 3)     /* Beginning-of-frame pixel clock
-                                          wait count mask */
-#define CICR2_FSW      (0x7 << 0)      /* Frame stabilization
-                                          wait count mask */
-
-#define CICR3_BFW      (0xff << 24)    /* Beginning-of-frame line clock
-                                          wait count mask */
-#define CICR3_EFW      (0xff << 16)    /* End-of-frame line clock
-                                          wait count mask */
-#define CICR3_VSW      (0x3f << 10)    /* Vertical sync pulse width mask */
-#define CICR3_BFPW     (0x3f << 3)     /* Beginning-of-frame pixel clock
-                                          wait count mask */
-#define CICR3_LPF      (0x3ff << 0)    /* Lines per frame mask */
-
-#define CICR4_MCLK_DLY (0x3 << 24)     /* MCLK Data Capture Delay mask */
-#define CICR4_PCLK_EN  (1 << 23)       /* Pixel clock enable */
-#define CICR4_PCP      (1 << 22)       /* Pixel clock polarity */
-#define CICR4_HSP      (1 << 21)       /* Horizontal sync polarity */
-#define CICR4_VSP      (1 << 20)       /* Vertical sync polarity */
-#define CICR4_MCLK_EN  (1 << 19)       /* MCLK enable */
-#define CICR4_FR_RATE  (0x7 << 8)      /* Frame rate mask */
-#define CICR4_DIV      (0xff << 0)     /* Clock divisor mask */
-
-#define CISR_FTO       (1 << 15)       /* FIFO time-out */
-#define CISR_RDAV_2    (1 << 14)       /* Channel 2 receive data available */
-#define CISR_RDAV_1    (1 << 13)       /* Channel 1 receive data available */
-#define CISR_RDAV_0    (1 << 12)       /* Channel 0 receive data available */
-#define CISR_FEMPTY_2  (1 << 11)       /* Channel 2 FIFO empty */
-#define CISR_FEMPTY_1  (1 << 10)       /* Channel 1 FIFO empty */
-#define CISR_FEMPTY_0  (1 << 9)        /* Channel 0 FIFO empty */
-#define CISR_EOL       (1 << 8)        /* End of line */
-#define CISR_PAR_ERR   (1 << 7)        /* Parity error */
-#define CISR_CQD       (1 << 6)        /* Camera interface quick disable */
-#define CISR_SOF       (1 << 5)        /* Start of frame */
-#define CISR_CDD       (1 << 4)        /* Camera interface disable done */
-#define CISR_EOF       (1 << 3)        /* End of frame */
-#define CISR_IFO_2     (1 << 2)        /* FIFO overrun for Channel 2 */
-#define CISR_IFO_1     (1 << 1)        /* FIFO overrun for Channel 1 */
-#define CISR_IFO_0     (1 << 0)        /* FIFO overrun for Channel 0 */
-
-#define CIFR_FLVL2     (0x7f << 23)    /* FIFO 2 level mask */
-#define CIFR_FLVL1     (0x7f << 16)    /* FIFO 1 level mask */
-#define CIFR_FLVL0     (0xff << 8)     /* FIFO 0 level mask */
-#define CIFR_THL_0     (0x3 << 4)      /* Threshold Level for Channel 0 FIFO */
-#define CIFR_RESET_F   (1 << 3)        /* Reset input FIFOs */
-#define CIFR_FEN2      (1 << 2)        /* FIFO enable for channel 2 */
-#define CIFR_FEN1      (1 << 1)        /* FIFO enable for channel 1 */
-#define CIFR_FEN0      (1 << 0)        /* FIFO enable for channel 0 */
-
-#define SRAM_SIZE              0x40000 /* 4x64K  */
-
-#define SRAM_MEM_PHYS          0x5C000000
-
-#define IMPMCR         __REG(0x58000000) /* IM Power Management Control Reg */
-#define IMPMSR         __REG(0x58000008) /* IM Power Management Status Reg */
-
-#define IMPMCR_PC3             (0x3 << 22) /* Bank 3 Power Control */
-#define IMPMCR_PC3_RUN_MODE    (0x0 << 22) /*   Run mode */
-#define IMPMCR_PC3_STANDBY_MODE        (0x1 << 22) /*   Standby mode */
-#define IMPMCR_PC3_AUTO_MODE   (0x3 << 22) /*   Automatically controlled */
-
-#define IMPMCR_PC2             (0x3 << 20) /* Bank 2 Power Control */
-#define IMPMCR_PC2_RUN_MODE    (0x0 << 20) /*   Run mode */
-#define IMPMCR_PC2_STANDBY_MODE        (0x1 << 20) /*   Standby mode */
-#define IMPMCR_PC2_AUTO_MODE   (0x3 << 20) /*   Automatically controlled */
-
-#define IMPMCR_PC1             (0x3 << 18) /* Bank 1 Power Control */
-#define IMPMCR_PC1_RUN_MODE    (0x0 << 18) /*   Run mode */
-#define IMPMCR_PC1_STANDBY_MODE        (0x1 << 18) /*   Standby mode */
-#define IMPMCR_PC1_AUTO_MODE   (0x3 << 18) /*   Automatically controlled */
-
-#define IMPMCR_PC0             (0x3 << 16) /* Bank 0 Power Control */
-#define IMPMCR_PC0_RUN_MODE    (0x0 << 16) /*   Run mode */
-#define IMPMCR_PC0_STANDBY_MODE        (0x1 << 16) /*   Standby mode */
-#define IMPMCR_PC0_AUTO_MODE   (0x3 << 16) /*   Automatically controlled */
-
-#define IMPMCR_AW3             (1 << 11) /* Bank 3 Automatic Wake-up enable */
-#define IMPMCR_AW2             (1 << 10) /* Bank 2 Automatic Wake-up enable */
-#define IMPMCR_AW1             (1 << 9)  /* Bank 1 Automatic Wake-up enable */
-#define IMPMCR_AW0             (1 << 8)  /* Bank 0 Automatic Wake-up enable */
-
-#define IMPMCR_DST             (0xFF << 0) /* Delay Standby Time, ms */
-
-#define IMPMSR_PS3             (0x3 << 6) /* Bank 3 Power Status: */
-#define IMPMSR_PS3_RUN_MODE    (0x0 << 6) /*    Run mode */
-#define IMPMSR_PS3_STANDBY_MODE        (0x1 << 6) /*    Standby mode */
-
-#define IMPMSR_PS2             (0x3 << 4) /* Bank 2 Power Status: */
-#define IMPMSR_PS2_RUN_MODE    (0x0 << 4) /*    Run mode */
-#define IMPMSR_PS2_STANDBY_MODE        (0x1 << 4) /*    Standby mode */
-
-#define IMPMSR_PS1             (0x3 << 2) /* Bank 1 Power Status: */
-#define IMPMSR_PS1_RUN_MODE    (0x0 << 2) /*    Run mode */
-#define IMPMSR_PS1_STANDBY_MODE        (0x1 << 2) /*    Standby mode */
-
-#define IMPMSR_PS0             (0x3 << 0) /* Bank 0 Power Status: */
-#define IMPMSR_PS0_RUN_MODE    (0x0 << 0) /*    Run mode */
-#define IMPMSR_PS0_STANDBY_MODE        (0x1 << 0) /*    Standby mode */
+#define ICIP2          __REG(0x40D0009C)  /* Interrupt Controller IRQ Pending Register 2 */
+#define ICMR2          __REG(0x40D000A0)  /* Interrupt Controller Mask Register 2 */
+#define ICLR2          __REG(0x40D000A4)  /* Interrupt Controller Level Register 2 */
+#define ICFP2          __REG(0x40D000A8)  /* Interrupt Controller FIQ Pending Register 2 */
+#define ICPR2          __REG(0x40D000AC)  /* Interrupt Controller Pending Register 2 */
 
-#endif
+/* General Purpose I/O */
 
-/* MFPR */
-#ifdef CONFIG_CPU_MONAHANS
+#define GAFR3_L                __REG(0x40E0006C)  /* GPIO Alternate Function Select Register GPIO<111:96> */
+#define GAFR3_U                __REG(0x40E00070)  /* GPIO Alternate Function Select Register GPIO<127:112> */
+#define GPLR3          __REG(0x40E00100)  /* GPIO Pin-Level Register GPIO<127:96> */
+#define GPDR3          __REG(0x40E0010C)  /* GPIO Pin Direction Register GPIO<127:96> */
+#define GPSR3          __REG(0x40E00118)  /* GPIO Pin Output Set Register GPIO<127:96> */
+#define GPCR3          __REG(0x40E00124)  /* GPIO Pin Output Clear Register GPIO <127:96> */
+#define GRER3          __REG(0x40E00130)  /* GPIO Rising-Edge Detect Register GPIO<127:96> */
+#define GFER3          __REG(0x40E0013C)  /* GPIO Falling-Edge Detect Register GPIO<31:0> */
+#define GEDR3          __REG(0x40E00148)  /* GPIO Edge Detect Status Register GPIO<127:96> */
 
-#define        SRAM_SIZE       0xC0000 /* 4x64K */
-#define        SRAM_MEM_PHYS   0x5C000000
+/* Core Clock */
 
-/* GPIO alternate function assignments */
-#define APPS_PAD_BASE  0x40E10000
-
-/* MFPR regsiter locations for each pin */
-#define GPIO0_MFPR     (APPS_PAD_BASE + 0x0124)
-#define GPIO1_MFPR     (APPS_PAD_BASE + 0x0128)
-#define GPIO2_MFPR     (APPS_PAD_BASE + 0x012C)
-#define GPIO3_MFPR     (APPS_PAD_BASE + 0x0130)
-#define GPIO4_MFPR     (APPS_PAD_BASE + 0x0134)
-#define GPIO5_MFPR     (APPS_PAD_BASE + 0x028C)
-#define GPIO6_MFPR     (APPS_PAD_BASE + 0x0290)
-#define GPIO7_MFPR     (APPS_PAD_BASE + 0x0294)
-#define GPIO8_MFPR     (APPS_PAD_BASE + 0x0298)
-#define GPIO9_MFPR     (APPS_PAD_BASE + 0x029C)
-#define GPIO10_MFPR    (APPS_PAD_BASE + 0x0458)
-#define GPIO11_MFPR    (APPS_PAD_BASE + 0x02A0)
-#define GPIO12_MFPR    (APPS_PAD_BASE + 0x02A4)
-#define GPIO13_MFPR    (APPS_PAD_BASE + 0x02A8)
-#define GPIO14_MFPR    (APPS_PAD_BASE + 0x02AC)
-#define GPIO15_MFPR    (APPS_PAD_BASE + 0x02B0)
-#define GPIO16_MFPR    (APPS_PAD_BASE + 0x02B4)
-#define GPIO17_MFPR    (APPS_PAD_BASE + 0x02B8)
-#define GPIO18_MFPR    (APPS_PAD_BASE + 0x02BC)
-#define GPIO19_MFPR    (APPS_PAD_BASE + 0x02C0)
-#define GPIO20_MFPR    (APPS_PAD_BASE + 0x02C4)
-#define GPIO21_MFPR    (APPS_PAD_BASE + 0x02C8)
-#define GPIO22_MFPR    (APPS_PAD_BASE + 0x02CC)
-#define GPIO23_MFPR    (APPS_PAD_BASE + 0x02D0)
-#define GPIO24_MFPR    (APPS_PAD_BASE + 0x02D4)
-#define GPIO25_MFPR    (APPS_PAD_BASE + 0x02D8)
-#define GPIO26_MFPR    (APPS_PAD_BASE + 0x02DC)
-#define GPIO27_MFPR    (APPS_PAD_BASE + 0x0400)
-#define GPIO28_MFPR    (APPS_PAD_BASE + 0x0404)
-#define GPIO29_MFPR    (APPS_PAD_BASE + 0x0408)
-#define GPIO30_MFPR    (APPS_PAD_BASE + 0x040C)
-#define GPIO31_MFPR    (APPS_PAD_BASE + 0x0410)
-#define GPIO32_MFPR    (APPS_PAD_BASE + 0x0414)
-#define GPIO33_MFPR    (APPS_PAD_BASE + 0x0418)
-#define GPIO34_MFPR    (APPS_PAD_BASE + 0x041C)
-#define GPIO35_MFPR    (APPS_PAD_BASE + 0x0420)
-#define GPIO36_MFPR    (APPS_PAD_BASE + 0x0424)
-#define GPIO37_MFPR    (APPS_PAD_BASE + 0x0428)
-#define GPIO38_MFPR    (APPS_PAD_BASE + 0x042C)
-#define GPIO39_MFPR    (APPS_PAD_BASE + 0x0430)
-#define GPIO40_MFPR    (APPS_PAD_BASE + 0x0434)
-#define GPIO41_MFPR    (APPS_PAD_BASE + 0x0438)
-#define GPIO42_MFPR    (APPS_PAD_BASE + 0x043C)
-#define GPIO43_MFPR    (APPS_PAD_BASE + 0x0440)
-#define GPIO44_MFPR    (APPS_PAD_BASE + 0x0444)
-#define GPIO45_MFPR    (APPS_PAD_BASE + 0x0448)
-#define GPIO46_MFPR    (APPS_PAD_BASE + 0x044C)
-#define GPIO47_MFPR    (APPS_PAD_BASE + 0x0450)
-#define GPIO48_MFPR    (APPS_PAD_BASE + 0x0454)
-#define GPIO49_MFPR    (APPS_PAD_BASE + 0x045C)
-#define GPIO50_MFPR    (APPS_PAD_BASE + 0x0460)
-#define GPIO51_MFPR    (APPS_PAD_BASE + 0x0464)
-#define GPIO52_MFPR    (APPS_PAD_BASE + 0x0468)
-#define GPIO53_MFPR    (APPS_PAD_BASE + 0x046C)
-#define GPIO54_MFPR    (APPS_PAD_BASE + 0x0470)
-#define GPIO55_MFPR    (APPS_PAD_BASE + 0x0474)
-#define GPIO56_MFPR    (APPS_PAD_BASE + 0x0478)
-#define GPIO57_MFPR    (APPS_PAD_BASE + 0x047C)
-#define GPIO58_MFPR    (APPS_PAD_BASE + 0x0480)
-#define GPIO59_MFPR    (APPS_PAD_BASE + 0x0484)
-#define GPIO60_MFPR    (APPS_PAD_BASE + 0x0488)
-#define GPIO61_MFPR    (APPS_PAD_BASE + 0x048C)
-#define GPIO62_MFPR    (APPS_PAD_BASE + 0x0490)
-#define GPIO63_MFPR    (APPS_PAD_BASE + 0x04B4)
-#define GPIO64_MFPR    (APPS_PAD_BASE + 0x04B8)
-#define GPIO65_MFPR    (APPS_PAD_BASE + 0x04BC)
-#define GPIO66_MFPR    (APPS_PAD_BASE + 0x04C0)
-#define GPIO67_MFPR    (APPS_PAD_BASE + 0x04C4)
-#define GPIO68_MFPR    (APPS_PAD_BASE + 0x04C8)
-#define GPIO69_MFPR    (APPS_PAD_BASE + 0x04CC)
-#define GPIO70_MFPR    (APPS_PAD_BASE + 0x04D0)
-#define GPIO71_MFPR    (APPS_PAD_BASE + 0x04D4)
-#define GPIO72_MFPR    (APPS_PAD_BASE + 0x04D8)
-#define GPIO73_MFPR    (APPS_PAD_BASE + 0x04DC)
-#define GPIO74_MFPR    (APPS_PAD_BASE + 0x04F0)
-#define GPIO75_MFPR    (APPS_PAD_BASE + 0x04F4)
-#define GPIO76_MFPR    (APPS_PAD_BASE + 0x04F8)
-#define GPIO77_MFPR    (APPS_PAD_BASE + 0x04FC)
-#define GPIO78_MFPR    (APPS_PAD_BASE + 0x0500)
-#define GPIO79_MFPR    (APPS_PAD_BASE + 0x0504)
-#define GPIO80_MFPR    (APPS_PAD_BASE + 0x0508)
-#define GPIO81_MFPR    (APPS_PAD_BASE + 0x050C)
-#define GPIO82_MFPR    (APPS_PAD_BASE + 0x0510)
-#define GPIO83_MFPR    (APPS_PAD_BASE + 0x0514)
-#define GPIO84_MFPR    (APPS_PAD_BASE + 0x0518)
-#define GPIO85_MFPR    (APPS_PAD_BASE + 0x051C)
-#define GPIO86_MFPR    (APPS_PAD_BASE + 0x0520)
-#define GPIO87_MFPR    (APPS_PAD_BASE + 0x0524)
-#define GPIO88_MFPR    (APPS_PAD_BASE + 0x0528)
-#define GPIO89_MFPR    (APPS_PAD_BASE + 0x052C)
-#define GPIO90_MFPR    (APPS_PAD_BASE + 0x0530)
-#define GPIO91_MFPR    (APPS_PAD_BASE + 0x0534)
-#define GPIO92_MFPR    (APPS_PAD_BASE + 0x0538)
-#define GPIO93_MFPR    (APPS_PAD_BASE + 0x053C)
-#define GPIO94_MFPR    (APPS_PAD_BASE + 0x0540)
-#define GPIO95_MFPR    (APPS_PAD_BASE + 0x0544)
-#define GPIO96_MFPR    (APPS_PAD_BASE + 0x0548)
-#define GPIO97_MFPR    (APPS_PAD_BASE + 0x054C)
-#define GPIO98_MFPR    (APPS_PAD_BASE + 0x0550)
-#define GPIO99_MFPR    (APPS_PAD_BASE + 0x0600)
-#define GPIO100_MFPR   (APPS_PAD_BASE + 0x0604)
-#define GPIO101_MFPR   (APPS_PAD_BASE + 0x0608)
-#define GPIO102_MFPR   (APPS_PAD_BASE + 0x060C)
-#define GPIO103_MFPR   (APPS_PAD_BASE + 0x0610)
-#define GPIO104_MFPR   (APPS_PAD_BASE + 0x0614)
-#define GPIO105_MFPR   (APPS_PAD_BASE + 0x0618)
-#define GPIO106_MFPR   (APPS_PAD_BASE + 0x061C)
-#define GPIO107_MFPR   (APPS_PAD_BASE + 0x0620)
-#define GPIO108_MFPR   (APPS_PAD_BASE + 0x0624)
-#define GPIO109_MFPR   (APPS_PAD_BASE + 0x0628)
-#define GPIO110_MFPR   (APPS_PAD_BASE + 0x062C)
-#define GPIO111_MFPR   (APPS_PAD_BASE + 0x0630)
-#define GPIO112_MFPR   (APPS_PAD_BASE + 0x0634)
-#define GPIO113_MFPR   (APPS_PAD_BASE + 0x0638)
-#define GPIO114_MFPR   (APPS_PAD_BASE + 0x063C)
-#define GPIO115_MFPR   (APPS_PAD_BASE + 0x0640)
-#define GPIO116_MFPR   (APPS_PAD_BASE + 0x0644)
-#define GPIO117_MFPR   (APPS_PAD_BASE + 0x0648)
-#define GPIO118_MFPR   (APPS_PAD_BASE + 0x064C)
-#define GPIO119_MFPR   (APPS_PAD_BASE + 0x0650)
-#define GPIO120_MFPR   (APPS_PAD_BASE + 0x0654)
-#define GPIO121_MFPR   (APPS_PAD_BASE + 0x0658)
-#define GPIO122_MFPR   (APPS_PAD_BASE + 0x065C)
-#define GPIO123_MFPR   (APPS_PAD_BASE + 0x0660)
-#define GPIO124_MFPR   (APPS_PAD_BASE + 0x0664)
-#define GPIO125_MFPR   (APPS_PAD_BASE + 0x0668)
-#define GPIO126_MFPR   (APPS_PAD_BASE + 0x066C)
-#define GPIO127_MFPR   (APPS_PAD_BASE + 0x0670)
-#define GPIO0_2_MFPR   (APPS_PAD_BASE + 0x0674)        /* MFPR for GPIO0_2 */
-#define GPIO1_2_MFPR   (APPS_PAD_BASE + 0x0678)        /* MFPR for GPIO1_2 */
-#define GPIO2_2_MFPR   (APPS_PAD_BASE + 0x067C)        /* MFPR for GPIO2_2 */
-#define GPIO3_2_MFPR   (APPS_PAD_BASE + 0x0680)        /* MFPR for GPIO3_2 */
-#define GPIO4_2_MFPR   (APPS_PAD_BASE + 0x0684)        /* MFPR for GPIO4_2 */
-#define GPIO5_2_MFPR   (APPS_PAD_BASE + 0x0688)        /* MFPR for GPIO5_2 */
-#define GPIO6_2_MFPR   (APPS_PAD_BASE + 0x0494)        /* MFPR for GPIO6_2 */
-#define GPIO7_2_MFPR   (APPS_PAD_BASE + 0x0498)        /* MFPR for GPIO7_2 */
-#define GPIO8_2_MFPR   (APPS_PAD_BASE + 0x049C)        /* MFPR for GPIO8_2 */
-#define GPIO9_2_MFPR   (APPS_PAD_BASE + 0x04A0)        /* MFPR for GPIO9_2 */
-#define GPIO10_2_MFPR  (APPS_PAD_BASE + 0x04A4)        /* MFPR for GPIO10_2 */
-#define GPIO11_2_MFPR  (APPS_PAD_BASE + 0x04A8)        /* MFPR for GPIO11_2 */
-#define GPIO12_2_MFPR  (APPS_PAD_BASE + 0x04AC)        /* MFPR for GPIO12_2 */
-#define GPIO13_2_MFPR  (APPS_PAD_BASE + 0x04B0)        /* MFPR for GPIO13_2 */
-#define GPIO14_2_MFPR  (APPS_PAD_BASE + 0x04E0)        /* MFPR for GPIO14_2 */
-#define GPIO15_2_MFPR  (APPS_PAD_BASE + 0x04E4)        /* MFPR for GPIO15_2 */
-#define GPIO16_2_MFPR  (APPS_PAD_BASE + 0x04E8)        /* MFPR for GPIO16_2 */
-#define GPIO17_2_MFPR  (APPS_PAD_BASE + 0x04EC)        /* MFPR for GPIO17_2 */
-
-#define PIN_nXCVREN_MFPR       (APPS_PAD_BASE + 0x0138)
-#define PIN_ND_CLE_MFPR                (APPS_PAD_BASE + 0x0204)
-#define PIN_DF_nADV1_ALE_MFPR  (APPS_PAD_BASE + 0x0208)
-#define PIN_DF_SCLK_S_MFPR     (APPS_PAD_BASE + 0x020C)
-#define PIN_DF_SCLK_E_MFPR     (APPS_PAD_BASE + 0x0210)
-#define PIN_nBE0_MFPR          (APPS_PAD_BASE + 0x0214)
-#define PIN_nBE1_MFPR          (APPS_PAD_BASE + 0x0218)
-#define PIN_DF_nADV2_ALE_MFPR  (APPS_PAD_BASE + 0x021C)
-#define PIN_DF_INT_RnB_MFPR    (APPS_PAD_BASE + 0x0220)
-#define PIN_DF_nCS0_MFPR       (APPS_PAD_BASE + 0x0224)
-#define PIN_DF_nCS1_MFPR       (APPS_PAD_BASE + 0x0228)
-#define PIN_DF_nWE_MFPR                (APPS_PAD_BASE + 0x022C)
-#define PIN_DF_nRE_nOE_MFPR    (APPS_PAD_BASE + 0x0230)
-#define PIN_nLUA_MFPR          (APPS_PAD_BASE + 0x0234)
-#define PIN_nLLA_MFPR          (APPS_PAD_BASE + 0x0238)
-#define PIN_DF_ADDR0_MFPR      (APPS_PAD_BASE + 0x023C)
-#define PIN_DF_ADDR1_MFPR      (APPS_PAD_BASE + 0x0240)
-#define PIN_DF_ADDR2_MFPR      (APPS_PAD_BASE + 0x0244)
-#define PIN_DF_ADDR3_MFPR      (APPS_PAD_BASE + 0x0248)
-#define PIN_DF_IO0_MFPR                (APPS_PAD_BASE + 0x024C)
-#define PIN_DF_IO1_MFPR                (APPS_PAD_BASE + 0x0254)
-#define PIN_DF_IO2_MFPR                (APPS_PAD_BASE + 0x025C)
-#define PIN_DF_IO3_MFPR                (APPS_PAD_BASE + 0x0264)
-#define PIN_DF_IO4_MFPR                (APPS_PAD_BASE + 0x026C)
-#define PIN_DF_IO5_MFPR                (APPS_PAD_BASE + 0x0274)
-#define PIN_DF_IO6_MFPR                (APPS_PAD_BASE + 0x027C)
-#define PIN_DF_IO7_MFPR                (APPS_PAD_BASE + 0x0294)
-#define PIN_DF_IO8_MFPR                (APPS_PAD_BASE + 0x0298)
-#define PIN_DF_IO9_MFPR                (APPS_PAD_BASE + 0x029C)
-#define PIN_DF_IO10_MFPR       (APPS_PAD_BASE + 0x0260)
-#define PIN_DF_IO11_MFPR       (APPS_PAD_BASE + 0x0268)
-#define PIN_DF_IO12_MFPR       (APPS_PAD_BASE + 0x0270)
-#define PIN_DF_IO13_MFPR       (APPS_PAD_BASE + 0x0278)
-#define PIN_DF_IO14_MFPR       (APPS_PAD_BASE + 0x0280)
-#define PIN_DF_IO15_MFPR       (APPS_PAD_BASE + 0x0288)
-
-/* GPIO mode encodings: Direction, Number, MFPR value */
-
-#define MFPR_PS                0x80000000 /* MFPR bit 15: pull_sel */
-#define MFPR_PUE       0x40000000 /* MFPR bit 14: pullup_en */
-#define MFPR_PDE       0x20000000 /* MFPR bit 13: pulldown_en */
-#define MFPR_DF1       0x00000000 /* MFPR bit 12-10: drive, fast 1ma */
-#define MFPR_DF2       0x04000000 /* MFPR bit 12-10: drive, fast 2ma */
-#define MFPR_DF3       0x08000000 /* MFPR bit 12-10: drive, fast 3ma */
-#define MFPR_DF4       0x0c000000 /* MFPR bit 12-10: drive, fast 4ma */
-#define MFPR_DS6       0x10000000 /* MFPR bit 12-10: drive, slow 6ma */
-#define MFPR_DF6       0x14000000 /* MFPR bit 12-10: drive, fast 6ma */
-#define MFPR_DS10      0x18000000 /* MFPR bit 12-10: drive, slow 10ma */
-#define MFPR_DF10      0x1c000000 /* MFPR bit 12-10: drive, fast 10ma */
-#define MFPR_SS                0x02000000 /* MFPR bit 9: sleep_sel */
-#define MFPR_SD                0x01000000 /* MFPR bit 8: sleep_data */
-#define MFPR_SE                0x00800000 /* MFPR bit 7: sleep_oe */
-#define MFPR_EC                0x00400000 /* MFPR bit 6: edge_clear */
-#define MFPR_EF                0x00200000 /* MFPR bit 5: edge_fall_en */
-#define MFPR_ER                0x00100000 /* MFPR bit 4: edge_rise_en */
-#define MFPR_ALT0      0x00000000 /* MFPR bit 2-0: alternate function 0 */
-#define MFPR_ALT1      0x00010000 /* MFPR bit 2-0: alternate function 1 */
-#define MFPR_ALT2      0x00020000 /* MFPR bit 2-0: alternate function 2 */
-#define MFPR_ALT3      0x00030000 /* MFPR bit 2-0: alternate function 3 */
-#define MFPR_ALT4      0x00040000 /* MFPR bit 2-0: alternate function 4 */
-#define MFPR_ALT5      0x00050000 /* MFPR bit 2-0: alternate function 5 */
-#define MFPR_ALT6      0x00060000 /* MFPR bit 2-0: alternate function 6 */
-#define MFPR_ALT7      0x00070000 /* MFPR bit 2-0: alternate function 7 */
-#define GPIO_MD_MASK_NR                0x0000ffff
-#define GPIO_MD_MASK_MFPR      0xffff0000
-#define GPIO_MD_SHIFT_MFPR     16
-
-#define GPIO3_NCS_2            (3|MFPR_DS6|MFPR_ALT1)
-#define GPIO11_PWM0            (11|MFPR_DS6|MFPR_ALT1)
-#define GPIO12_PWM1            (12|MFPR_DS6|MFPR_ALT1)
-#define GPIO14_LCD_BACKLIGHT_PWM3      (14|MFPR_DS6|MFPR_ALT1)
-
-#define GPIO18_MMC_DAT_0       (18|MFPR_DS6|MFPR_ALT4)
-#define GPIO19_MMC_DAT_1       (19|MFPR_DS6|MFPR_ALT4)
-#define GPIO20_MMC_DAT_2       (20|MFPR_DS6|MFPR_ALT4)
-#define GPIO21_MMC_DAT_3       (21|MFPR_DS6|MFPR_ALT4)
-#define GPIO22_CLK_MMC         (22|MFPR_DS6|MFPR_ALT4)
-#define GPIO23_MMC_CMD         (23|MFPR_DS6|MFPR_ALT4)
-#define GPIO24_MMC2_DAT_0      (24|MFPR_DS6|MFPR_ALT4)
-#define GPIO25_MMC2_DAT_1      (25|MFPR_DS6|MFPR_ALT4)
-#define GPIO26_MMC2_DAT_2      (26|MFPR_DS6|MFPR_ALT4)
-#define GPIO27_MMC2_DAT_3      (27|MFPR_DS6|MFPR_ALT4)
-#define GPIO28_CLK_MMC2                (28|MFPR_DS6|MFPR_ALT4)
-#define GPIO29_MMC2_CMD                (29|MFPR_DS6|MFPR_ALT4)
-#define GPIO30_CLK_MMC         (30|MFPR_DS6|MFPR_ALT4)
-#define GPIO31_MMC_CMD         (31|MFPR_DS6|MFPR_ALT4)
-#define GPIO34_AC97_SYSCLK     (34|MFPR_DF6|MFPR_ALT1)
-#define GPIO35_AC97_SDATA_IN0  (35|MFPR_DF6|MFPR_ALT1)
-#define GPIO36_AC97_SDATA_IN1  (36|MFPR_DF6|MFPR_ALT1)
-#define GPIO37_AC97_SDATA_OUT  (37|MFPR_DF6|MFPR_ALT1)
-#define GPIO38_AC97_SYNC       (38|MFPR_DF6|MFPR_ALT1)
-#define GPIO39_AC97_BITCLK     (39|MFPR_DF6|MFPR_ALT1)
-#define GPIO40_AC97_RESET_N    (40|MFPR_DF6|MFPR_ALT1)
-#define GPIO41_FF_UART1_RXD    (41|MFPR_DS6|MFPR_ALT2)
-#define GPIO42_FF_UART1_TXD    (42|MFPR_DS6|MFPR_ALT2)
-#define GPIO43_FF_UART1_CTS    (43|MFPR_DS6|MFPR_ALT2)
-#define GPIO44_FF_UART1_DCD    (44|MFPR_DF10|MFPR_SD|MFPR_ALT2)
-#define GPIO45_FF_UART1_DSR    (45|MFPR_DS6|MFPR_ALT2)
-#define GPIO46_FF_UART1_RI     (46|MFPR_DS6|MFPR_ALT2)
-#define GPIO47_FF_UART1_DTR    (47|MFPR_DS6|MFPR_ALT2)
-#define GPIO48_FF_UART1_RTS    (48|MFPR_DS6|MFPR_ALT2)
-#define GPIO49_CIF_DD0         (49|MFPR_DF6|MFPR_ALT1)
-#define GPIO50_CIF_DD1         (50|MFPR_DF6|MFPR_ALT1)
-#define GPIO51_CIF_DD2         (51|MFPR_DF6|MFPR_ALT1)
-#define GPIO52_CIF_DD3         (52|MFPR_DF6|MFPR_ALT1)
-#define GPIO53_CIF_DD4         (53|MFPR_DF6|MFPR_ALT1)
-#define GPIO54_CIF_DD5         (54|MFPR_DF6|MFPR_ALT1)
-#define GPIO55_CIF_DD6         (55|MFPR_DF6|MFPR_ALT1)
-#define GPIO56_CIF_DD7         (56|MFPR_DF6|MFPR_ALT1)
-#define GPIO57_CIF_DD8         (57|MFPR_DF6|MFPR_ALT1)
-#define GPIO58_CIF_DD9         (58|MFPR_DF6|MFPR_ALT1)
-#define GPIO59_CIF_MCLK                (59|MFPR_DF6|MFPR_ALT1)
-#define GPIO60_CIF_PCLK                (60|MFPR_DF6|MFPR_ALT1)
-#define GPIO61_CIF_LV          (61|MFPR_DF6|MFPR_ALT1)
-#define GPIO62_CIF_FV          (62|MFPR_DF6|MFPR_ALT1)
-#define GPIO63_LCD_LDD_8       (63|MFPR_DF6|MFPR_ALT1)
-#define GPIO64_LCD_LDD_9       (64|MFPR_DF6|MFPR_ALT1)
-#define GPIO65_LCD_LDD_10      (65|MFPR_DF6|MFPR_ALT1)
-#define GPIO66_LCD_LDD_11      (66|MFPR_DF6|MFPR_ALT1)
-#define GPIO67_LCD_LDD_12      (67|MFPR_DF6|MFPR_ALT1)
-#define GPIO68_LCD_LDD_13      (68|MFPR_DF6|MFPR_ALT1)
-#define GPIO69_LCD_LDD_14      (69|MFPR_DF6|MFPR_ALT1)
-#define GPIO70_LCD_LDD_15      (70|MFPR_DF6|MFPR_ALT1)
-#define GPIO71_LCD_LDD_16      (71|MFPR_DF6|MFPR_ALT1)
-#define GPIO72_LCD_LDD_17      (72|MFPR_DF6|MFPR_ALT1)
-#define GPIO73_LCD_CS          (73|MFPR_DF6|MFPR_ALT2)
-#define GPIO74_LCD_VSYNC       (74|MFPR_DF6|MFPR_ALT2)
-#define GPIO89_SSP3_SCLK       (89|MFPR_DS6|MFPR_ALT1)
-#define GPIO90_SSP3_SFRM       (90|MFPR_DS6|MFPR_ALT1)
-#define GPIO91_SSP3_TXD                (91|MFPR_DS6|MFPR_ALT1)
-#define GPIO92_SSP3_RXD                (92|MFPR_DS6|MFPR_ALT1)
-#define GPIO93_SSP4_SCLK       (93|MFPR_DS6|MFPR_ALT1)
-#define GPIO94_SSP4_SFRM       (94|MFPR_DS6|MFPR_ALT1)
-#define GPIO95_SSP4_TXD                (95|MFPR_DS6|MFPR_ALT1)
-#define GPIO96_SSP4_RXD                (96|MFPR_DS6|MFPR_ALT1)
-#define GPIO100_USB_P2_4       (100|MFPR_DS6|MFPR_ALT2)
-#define GPIO101_USB_P2_8       (101|MFPR_DS6|MFPR_ALT2)
-#define GPIO102_USB_P2_3       (102|MFPR_DS6|MFPR_ALT2)
-#define GPIO103_USB_P2_5       (103|MFPR_DS6|MFPR_ALT2)
-#define GPIO104_USB_P2_7       (104|MFPR_DS6|MFPR_ALT2)
-#define GPIO105_KP_DKIN_0      (105|MFPR_DS6|MFPR_ALT2)
-#define GPIO106_KP_DKIN_1      (106|MFPR_DS6|MFPR_ALT2)
-#define GPIO107_STD_UART3_TXD  (107|MFPR_DS6|MFPR_ALT1)
-#define GPIO108_STD_UART3_RXD  (108|MFPR_DS6|MFPR_ALT1)
-#define GPIO109_BT_UART2_RTS   (109|MFPR_DS6|MFPR_ALT1)
-#define GPIO110_BT_UART2_RXD   (110|MFPR_DS6|MFPR_ALT1)
-#define GPIO111_BT_UART2_TXD   (111|MFPR_DS6|MFPR_ALT1)
-#define GPIO112_BT_UART2_CTS   (112|MFPR_DS6|MFPR_ALT1)
-#define GPIO113_KP_MKIN_0      (113|MFPR_DS6|MFPR_ALT1)
-#define GPIO114_KP_MKIN_1      (114|MFPR_DS6|MFPR_ALT1)
-#define GPIO115_KP_MKIN_2      (115|MFPR_DS6|MFPR_ALT1)
-#define GPIO116_KP_MKIN_3      (116|MFPR_DS6|MFPR_ALT1)
-#define GPIO117_KP_MKIN_4      (117|MFPR_DS6|MFPR_ALT1)
-#define GPIO118_KP_MKIN_5      (118|MFPR_DS6|MFPR_ALT1)
-#define GPIO119_KP_MKIN_6      (119|MFPR_DS6|MFPR_ALT1)
-#define GPIO120_KP_MKIN_7      (120|MFPR_DS6|MFPR_ALT1)
-#define GPIO121_KP_MKOUT_0     (121|MFPR_DS6|MFPR_ALT1)
-#define GPIO122_KP_MKOUT_1     (122|MFPR_DS6|MFPR_ALT1)
-#define GPIO123_KP_MKOUT_2     (123|MFPR_DS6|MFPR_ALT1)
-#define GPIO124_KP_MKOUT_3     (124|MFPR_DS6|MFPR_ALT1)
-#define GPIO125_KP_MKOUT_4     (125|MFPR_DS6|MFPR_ALT1)
-#define GPIO126_KP_MKOUT_5     (126|MFPR_DS6|MFPR_ALT1)
-#define GPIO127_KP_MKOUT_6     (127|MFPR_DS6|MFPR_ALT1)
-#define GPIO5_2_KP_MKOUT_7     (133|MFPR_DS6|MFPR_ALT1)
-#define GPIO6_2_LCD_LDD_0      (134|MFPR_DS6|MFPR_ALT1)
-#define GPIO7_2_LCD_LDD_1      (135|MFPR_DS6|MFPR_ALT1)
-#define GPIO8_2_LCD_LDD_2      (136|MFPR_DS6|MFPR_ALT1)
-#define GPIO9_2_LCD_LDD_3      (137|MFPR_DS6|MFPR_ALT1)
-#define GPIO10_2_LCD_LDD_4     (138|MFPR_DS6|MFPR_ALT1)
-#define GPIO11_2_LCD_LDD_5     (139|MFPR_DS6|MFPR_ALT1)
-#define GPIO12_2_LCD_LDD_6     (140|MFPR_DS6|MFPR_ALT1)
-#define GPIO13_2_LCD_LDD_7     (141|MFPR_DS6|MFPR_ALT1)
-#define GPIO14_2_LCD_FCLK      (142|MFPR_DS6|MFPR_ALT1)
-#define GPIO15_2_LCD_LCLK      (143|MFPR_DS6|MFPR_ALT1)
-#define GPIO16_2_LCD_PCLK      (144|MFPR_DS6|MFPR_ALT1)
-#define GPIO17_2_LCD_BIAS      (145|MFPR_DS6|MFPR_ALT1)
-
-/* Internal System Bus Arbiter */
-#define ARB_CNTRL1     __REG_2(0x4600FE00)  /* PX1 Bus Arbiter Control Register */
-#define ARB_CNTRL2     __REG_2(0x4600FE80)  /* PX2 Bus Arbiter Control Register */
+#define CCSR           __REG(0x4130000C) /* Core Clock Status Register */
 
-/*
- * Keypad
- */
-#define KPC             __REG(0x41500000) /* Keypad Interface Control register */
-#define KPDK            __REG(0x41500008) /* Keypad Interface Direct Key register */
-#define KPREC           __REG(0x41500010) /* Keypad Interface Rotary Encoder register */
-#define KPMK            __REG(0x41500018) /* Keypad Interface Matrix Key register */
-#define KPAS            __REG(0x41500020) /* Keypad Interface Automatic Scan register */
-#define KPASMKP0        __REG(0x41500028) /* Keypad Interface Automatic Scan Multiple Key Presser register 0 */
-#define KPASMKP1        __REG(0x41500030) /* Keypad Interface Automatic Scan Multiple Key Presser register 1 */
-#define KPASMKP2        __REG(0x41500038) /* Keypad Interface Automatic Scan Multiple Key Presser register 2 */
-#define KPASMKP3        __REG(0x41500040) /* Keypad Interface Automatic Scan Multiple Key Presser register 3 */
-#define KPKDI           __REG(0x41500048) /* Keypad Interface Key Debounce Interval register */
-
-#define KPC_AS          (0x1 << 30)  /* Automatic Scan bit */
-#define KPC_ASACT       (0x1 << 29)  /* Automatic Scan on Activity */
-#define KPC_MI          (0x1 << 22)  /* Matrix interrupt bit */
-#define KPC_IMKP        (0x1 << 21)  /* Ignore Multiple Key Press */
-#define KPC_MS7         (0x1 << 20)  /* Matrix scan line 7 */
-#define KPC_MS6         (0x1 << 19)  /* Matrix scan line 6 */
-#define KPC_MS5         (0x1 << 18)  /* Matrix scan line 5 */
-#define KPC_MS4         (0x1 << 17)  /* Matrix scan line 4 */
-#define KPC_MS3         (0x1 << 16)  /* Matrix scan line 3 */
-#define KPC_MS2         (0x1 << 15)  /* Matrix scan line 2 */
-#define KPC_MS1         (0x1 << 14)  /* Matrix scan line 1 */
-#define KPC_MS0         (0x1 << 13)  /* Matrix scan line 0 */
-#define KPC_MS_ALL      (KPC_MS0 | KPC_MS1 | KPC_MS2 | KPC_MS3 | KPC_MS4 | KPC_MS5 | KPC_MS6 | KPC_MS7)
-#define KPC_ME          (0x1 << 12)  /* Matrix Keypad Enable */
-#define KPC_MIE         (0x1 << 11)  /* Matrix Interrupt Enable */
-#define KPC_DK_DEB_SEL (0x1 <<  9)  /* Direct Keypad Debounce Select */
-#define KPC_DI          (0x1 <<  5)  /* Direct key interrupt bit */
-#define KPC_RE_ZERO_DEB (0x1 <<  4)  /* Rotary Encoder Zero Debounce */
-#define KPC_REE1        (0x1 <<  3)  /* Rotary Encoder1 Enable */
-#define KPC_REE0        (0x1 <<  2)  /* Rotary Encoder0 Enable */
-#define KPC_DE          (0x1 <<  1)  /* Direct Keypad Enable */
-#define KPC_DIE         (0x1 <<  0)  /* Direct Keypad interrupt Enable */
-
-#define KPDK_DKP        (0x1 << 31)
-#define KPDK_DK7        (0x1 <<  7)
-#define KPDK_DK6        (0x1 <<  6)
-#define KPDK_DK5        (0x1 <<  5)
-#define KPDK_DK4        (0x1 <<  4)
-#define KPDK_DK3        (0x1 <<  3)
-#define KPDK_DK2        (0x1 <<  2)
-#define KPDK_DK1        (0x1 <<  1)
-#define KPDK_DK0        (0x1 <<  0)
-
-#define KPREC_OF1       (0x1 << 31)
-#define kPREC_UF1       (0x1 << 30)
-#define KPREC_OF0       (0x1 << 15)
-#define KPREC_UF0       (0x1 << 14)
-
-#define KPMK_MKP        (0x1 << 31)
-#define KPAS_SO         (0x1 << 31)
-#define KPASMKPx_SO     (0x1 << 31)
+#define CKEN23_SSP1    (1 << 23) /* SSP1 Unit Clock Enable */
+#define CKEN22_MEMC    (1 << 22) /* Memory Controler */
+#define CKEN21_MSHC    (1 << 21) /* Memery Stick Host Controller */
+#define CKEN20_IM      (1 << 20) /* Internal Memory Clock Enable */
+#define CKEN19_KEYPAD  (1 << 19) /* Keypad Interface Clock Enable */
+#define CKEN18_USIM    (1 << 18) /* USIM Unit Clock Enable */
+#define CKEN17_MSL     (1 << 17) /* MSL Interface Unit Clock Enable */
+#define CKEN15_PWR_I2C (1 << 15) /* PWR_I2C Unit Clock Enable */
+#define CKEN9_OST      (1 << 9)  /* OS Timer Unit Clock Enable */
+#define CKEN4_SSP3     (1 << 4)  /* SSP3 Unit Clock Enable */
 
-/*
- * UHC: USB Host Controller (OHCI-like) register definitions
- */
-#define UHC_BASE_PHYS  (0x4C000000)
-#define UHCREV         __REG_2(0x4C000000) /* UHC HCI Spec Revision */
-#define UHCHCON                __REG_2(0x4C000004) /* UHC Host Control Register */
-#define UHCCOMS                __REG_2(0x4C000008) /* UHC Command Status Register */
-#define UHCINTS                __REG_2(0x4C00000C) /* UHC Interrupt Status Register */
-#define UHCINTE                __REG_2(0x4C000010) /* UHC Interrupt Enable */
-#define UHCINTD                __REG_2(0x4C000014) /* UHC Interrupt Disable */
-#define UHCHCCA                __REG_2(0x4C000018) /* UHC Host Controller Comm. Area */
-#define UHCPCED                __REG_2(0x4C00001C) /* UHC Period Current Endpt Descr */
-#define UHCCHED                __REG_2(0x4C000020) /* UHC Control Head Endpt Descr */
-#define UHCCCED                __REG_2(0x4C000024) /* UHC Control Current Endpt Descr */
-#define UHCBHED                __REG_2(0x4C000028) /* UHC Bulk Head Endpt Descr */
-#define UHCBCED                __REG_2(0x4C00002C) /* UHC Bulk Current Endpt Descr */
-#define UHCDHEAD       __REG_2(0x4C000030) /* UHC Done Head */
-#define UHCFMI         __REG_2(0x4C000034) /* UHC Frame Interval */
-#define UHCFMR         __REG_2(0x4C000038) /* UHC Frame Remaining */
-#define UHCFMN         __REG_2(0x4C00003C) /* UHC Frame Number */
-#define UHCPERS                __REG_2(0x4C000040) /* UHC Periodic Start */
-#define UHCLS          __REG_2(0x4C000044) /* UHC Low Speed Threshold */
-#define UHCRHDA                __REG_2(0x4C000048) /* UHC Root Hub Descriptor A */
-#define UHCRHDB                __REG_2(0x4C00004C) /* UHC Root Hub Descriptor B */
-#define UHCRHS         __REG_2(0x4C000050) /* UHC Root Hub Status */
-#define UHCRHPS1       __REG_2(0x4C000054) /* UHC Root Hub Port 1 Status */
-#define UHCRHPS2       __REG_2(0x4C000058) /* UHC Root Hub Port 2 Status */
-#define UHCRHPS3       __REG_2(0x4C00005C) /* UHC Root Hub Port 3 Status */
-#define UHCRHPS(x)      __REG2_2(0x4C000050, (x)<<2)
-
-#define UHCSTAT                __REG_2(0x4C000060) /* UHC Status Register */
-#define UHCSTAT_UPS3   (1 << 16)       /* USB Power Sense Port3 */
-#define UHCSTAT_SBMAI  (1 << 15)       /* System Bus Master Abort Interrupt*/
-#define UHCSTAT_SBTAI  (1 << 14)       /* System Bus Target Abort Interrupt*/
-#define UHCSTAT_UPRI   (1 << 13)       /* USB Port Resume Interrupt */
-#define UHCSTAT_UPS2   (1 << 12)       /* USB Power Sense Port 2 */
-#define UHCSTAT_UPS1   (1 << 11)       /* USB Power Sense Port 1 */
-#define UHCSTAT_HTA    (1 << 10)       /* HCI Target Abort */
-#define UHCSTAT_HBA    (1 << 8)        /* HCI Buffer Active */
-#define UHCSTAT_RWUE   (1 << 7)        /* HCI Remote Wake Up Event */
-
-#define UHCHR           __REG_2(0x4C000064) /* UHC Reset Register */
-#define UHCHR_SSEP3    (1 << 11)       /* Sleep Standby Enable for Port3 */
-#define UHCHR_SSEP2    (1 << 10)       /* Sleep Standby Enable for Port2 */
-#define UHCHR_SSEP1    (1 << 9)        /* Sleep Standby Enable for Port1 */
-#define UHCHR_PCPL     (1 << 7)        /* Power control polarity low */
-#define UHCHR_PSPL     (1 << 6)        /* Power sense polarity low */
-#define UHCHR_SSE      (1 << 5)        /* Sleep Standby Enable */
-#define UHCHR_UIT      (1 << 4)        /* USB Interrupt Test */
-#define UHCHR_SSDC     (1 << 3)        /* Simulation Scale Down Clock */
-#define UHCHR_CGR      (1 << 2)        /* Clock Generation Reset */
-#define UHCHR_FHR      (1 << 1)        /* Force Host Controller Reset */
-#define UHCHR_FSBIR    (1 << 0)        /* Force System Bus Iface Reset */
-
-#define UHCHIE          __REG_2(0x4C000068) /* UHC Interrupt Enable Register*/
-#define UHCHIE_UPS3IE  (1 << 14)       /* Power Sense Port3 IntEn */
-#define UHCHIE_UPRIE   (1 << 13)       /* Port Resume IntEn */
-#define UHCHIE_UPS2IE  (1 << 12)       /* Power Sense Port2 IntEn */
-#define UHCHIE_UPS1IE  (1 << 11)       /* Power Sense Port1 IntEn */
-#define UHCHIE_TAIE    (1 << 10)       /* HCI Interface Transfer Abort
-                                          Interrupt Enable*/
-#define UHCHIE_HBAIE   (1 << 8)        /* HCI Buffer Active IntEn */
-#define UHCHIE_RWIE    (1 << 7)        /* Remote Wake-up IntEn */
-
-#define UHCHIT          __REG_2(0x4C00006C) /* UHC Interrupt Test register */
-
-/* Camera Interface / Quick Capture Interface */
-#define CICR0          __REG_3(0x50000000) /* Control register 0 */
-#define CICR1          __REG_3(0x50000004) /* Control register 1 */
-#define CICR2          __REG_3(0x50000008) /* Control register 2 */
-#define CICR3          __REG_3(0x5000000C) /* Control register 3 */
-#define CICR4          __REG_3(0x50000010) /* Control register 4 */
-#define CISR           __REG_3(0x50000014) /* Status register */
-#define CITOR          __REG_3(0x5000001C) /* Time-Out register */
-#define CIBR0          __REG_3(0x50000028) /* Channel 0 Receive Buffer */
-#define CIBR1          __REG_3(0x50000030) /* Channel 1 Receive Buffer */
-#define CIBR2          __REG_3(0x50000038) /* Channel 2 Receive Buffer */
-#define CIBR3          __REG_3(0x50000040) /* Channel 3 Receive Buffer */
-
-#define CIPSS          __REG_3(0x50000064) /* Pixel Substitution Status register */
-#define CIPBUF         __REG_3(0x50000068) /* Pixel Substitution Buffer */
-#define CIHST          __REG_3(0x5000006C) /* Histogram Configuration */
-#define CISUM          __REG_3(0x50000070) /* Histogram Summation register */
-#define CICCR          __REG_3(0x50000074) /* Compander Configuration */
-#define CISSC          __REG_3(0x5000007C) /* Spatial Scaling Configuration */
-
-#define CICMR          __REG_3(0x50000090) /* Color Management register */
-#define CICMC0         __REG_3(0x50000094) /* Color Management Coefficients 0 */
-#define CICMC1         __REG_3(0x50000098) /* Color Management Coefficients 1 */
-#define CICMC2         __REG_3(0x5000009C) /* Color Management Coefficients 2 */
-
-#define CIFR0          __REG_3(0x500000B0) /* FIFO Control register 0 */
-#define CIFR1          __REG_3(0x500000B4) /* FIFO Control register 1 */
-#define CIFSR          __REG_3(0x500000C0) /* FIFO Status register */
-
-#define CIDADR0                __REG_3(0x50000240) /* DMA Descriptor Address Channel 0 register */
-#define CIDADR1                __REG_3(0x50000250) /* DMA Descriptor Address Channel 1 register */
-#define CIDADR2                __REG_3(0x50000260) /* DMA Descriptor Address Channel 2 register */
-#define CIDADR3                __REG_3(0x50000270) /* DMA Descriptor Address Channel 3 register */
-#define CITADR0                __REG_3(0x50000244) /* DMA Target Address Channel 0 register */ 
-#define CITADR1                __REG_3(0x50000254) /* DMA Target Address Channel 1 register */
-#define CITADR2                __REG_3(0x50000264) /* DMA Target Address Channel 2 register */
-#define CITADR3                __REG_3(0x50000274) /* DMA Target Address Channel 3 register */
-#define CISADR0                __REG_3(0x50000248) /* DMA Source Address Channel 0 register */
-#define CISADR1                __REG_3(0x50000258) /* DMA Source Address Channel 1 register */
-#define CISADR2                __REG_3(0x50000268) /* DMA Source Address Channel 2 register */
-#define CISADR3                __REG_3(0x50000278) /* DMA Source Address Channel 3 register */
-#define CICMD0         __REG_3(0x5000024C) /* DMA Command Channel 0 register*/
-#define CICMD1         __REG_3(0x5000025C) /* DMA Command Channel 1 register*/
-#define CICMD2         __REG_3(0x5000026C) /* DMA Command Channel 2 register*/
-#define CICMD3         __REG_3(0x5000027C) /* DMA Command Channel 3 register*/
-#define CIDBR0         __REG_3(0x50000220) /* DMA Branch Channel 0 register*/
-#define CIDBR1         __REG_3(0x50000224) /* DMA Branch Channel 1 register*/
-#define CIDBR2         __REG_3(0x50000228) /* DMA Branch Channel 2 register*/
-#define CIDBR3         __REG_3(0x5000022C) /* DMA Branch Channel 3 register*/
-#define CIDCSR0                __REG_3(0x50000200) /* DMA Ctrl/Status Channel 0 register*/
-#define CIDCSR1                __REG_3(0x50000204) /* DMA Ctrl/Status Channel 1 register*/
-#define CIDCSR2                __REG_3(0x50000208) /* DMA Ctrl/Status Channel 2 register*/
-#define CIDCSR3                __REG_3(0x5000020C) /* DMA Ctrl/Status Channel 3 register*/
-
-#define CICR0_DMAEN    (1 << 31)       /* DMA request enable */
-#define CICR0_PAR_EN   (1 << 30)       /* Parity enable */
-#define CICR0_SL_CAP_EN        (1 << 29)       /* Capture enable for slave mode */
-#define CICR0_ENB      (1 << 28)       /* Camera interface enable */
-#define CICR0_DIS      (1 << 27)       /* Camera interface disable */
-#define CICR0_SIM      (0x7 << 24)     /* Sensor interface mode mask */
-#define CICR0_TOM      (1 << 9)        /* Time-out mask */
-#define CICR0_RDAVM    (1 << 8)        /* Receive-data-available mask */
-#define CICR0_FEM      (1 << 7)        /* FIFO-empty mask */
-#define CICR0_EOLM     (1 << 6)        /* End-of-line mask */
-#define CICR0_PERRM    (1 << 5)        /* Parity-error mask */
-#define CICR0_QDM      (1 << 4)        /* Quick-disable mask */
-#define CICR0_CDM      (1 << 3)        /* Disable-done mask */
-#define CICR0_SOFM     (1 << 2)        /* Start-of-frame mask */
-#define CICR0_EOFM     (1 << 1)        /* End-of-frame mask */
-#define CICR0_FOM      (1 << 0)        /* FIFO-overrun mask */
-
-#define CICR1_TBIT     (1 << 31)       /* Transparency bit */
-#define CICR1_RGBT_CONV        (0x3 << 30)     /* RGBT conversion mask */
-#define CICR1_PPL      (0x3f << 15)    /* Pixels per line mask */
-#define CICR1_RGB_CONV (0x7 << 12)     /* RGB conversion mask */
-#define CICR1_RGB_F    (1 << 11)       /* RGB format */
-#define CICR1_YCBCR_F  (1 << 10)       /* YCbCr format */
-#define CICR1_RGB_BPP  (0x7 << 7)      /* RGB bis per pixel mask */
-#define CICR1_RAW_BPP  (0x3 << 5)      /* Raw bis per pixel mask */
-#define CICR1_COLOR_SP (0x3 << 3)      /* Color space mask */
-#define CICR1_DW       (0x7 << 0)      /* Data width mask */
-
-#define CICR2_BLW      (0xff << 24)    /* Beginning-of-line pixel clock
-                                          wait count mask */
-#define CICR2_ELW      (0xff << 16)    /* End-of-line pixel clock
-                                          wait count mask */
-#define CICR2_HSW      (0x3f << 10)    /* Horizontal sync pulse width mask */
-#define CICR2_BFPW     (0x3f << 3)     /* Beginning-of-frame pixel clock
-                                          wait count mask */
-#define CICR2_FSW      (0x7 << 0)      /* Frame stabilization
-                                          wait count mask */
-
-#define CICR3_BFW      (0xff << 24)    /* Beginning-of-frame line clock
-                                          wait count mask */
-#define CICR3_EFW      (0xff << 16)    /* End-of-frame line clock
-                                          wait count mask */
-#define CICR3_VSW      (0x3f << 10)    /* Vertical sync pulse width mask */
-#define CICR3_BFPW     (0x3f << 3)     /* Beginning-of-frame pixel clock
-                                          wait count mask */
-#define CICR3_LPF      (0x3ff << 0)    /* Lines per frame mask */
-
-#define CICR4_MCLK_DLY (0x3 << 24)     /* MCLK Data Capture Delay mask */
-#define CICR4_PCLK_EN  (1 << 23)       /* Pixel clock enable */
-#define CICR4_PCP      (1 << 22)       /* Pixel clock polarity */
-#define CICR4_HSP      (1 << 21)       /* Horizontal sync polarity */
-#define CICR4_VSP      (1 << 20)       /* Vertical sync polarity */
-#define CICR4_MCLK_EN  (1 << 19)       /* MCLK enable */
-#define CICR4_FR_RATE  (0x7 << 8)      /* Frame rate mask */
-#define CICR4_DIV      (0xff << 0)     /* Clock divisor mask */
-
-#define CISR_FTO       (1 << 15)       /* FIFO time-out */
-#define CISR_RDAV_2    (1 << 14)       /* Channel 2 receive data available */
-#define CISR_RDAV_1    (1 << 13)       /* Channel 1 receive data available */
-#define CISR_RDAV_0    (1 << 12)       /* Channel 0 receive data available */
-#define CISR_FEMPTY_2  (1 << 11)       /* Channel 2 FIFO empty */
-#define CISR_FEMPTY_1  (1 << 10)       /* Channel 1 FIFO empty */
-#define CISR_FEMPTY_0  (1 << 9)        /* Channel 0 FIFO empty */
-#define CISR_EOL       (1 << 8)        /* End of line */
-#define CISR_PAR_ERR   (1 << 7)        /* Parity error */
-#define CISR_CQD       (1 << 6)        /* Camera interface quick disable */
-#define CISR_SOF       (1 << 5)        /* Start of frame */
-#define CISR_CDD       (1 << 4)        /* Camera interface disable done */
-#define CISR_EOF       (1 << 3)        /* End of frame */
-#define CISR_IFO_2     (1 << 2)        /* FIFO overrun for Channel 2 */
-#define CISR_IFO_1     (1 << 1)        /* FIFO overrun for Channel 1 */
-#define CISR_IFO_0     (1 << 0)        /* FIFO overrun for Channel 0 */
-
-#define CIFR_FLVL2     (0x7f << 23)    /* FIFO 2 level mask */
-#define CIFR_FLVL1     (0x7f << 16)    /* FIFO 1 level mask */
-#define CIFR_FLVL0     (0xff << 8)     /* FIFO 0 level mask */
-#define CIFR_THL_0     (0x3 << 4)      /* Threshold Level for Channel 0 FIFO */
-#define CIFR_RESET_F   (1 << 3)        /* Reset input FIFOs */
-#define CIFR_FEN2      (1 << 2)        /* FIFO enable for channel 2 */
-#define CIFR_FEN1      (1 << 1)        /* FIFO enable for channel 1 */
-#define CIFR_FEN0      (1 << 0)        /* FIFO enable for channel 0 */
-
-#endif /* CONFIG_CPU_MONAHANS */
+/* Memory controller */
 
-#endif
+#define MDREFR_K0DB4   (1 << 29)         /* SDCLK[0] divide by 4 */
+
+/* LCD registers */
+#define LCCR4          __REG(0x44000010)  /* LCD Controller Control Register 4 */
+#define LCCR5          __REG(0x44000014)  /* LCD Controller Control Register 5 */
+#define FBR0           __REG(0x44000020)  /* DMA Channel 0 Frame Branch Register */
+#define FBR1           __REG(0x44000024)  /* DMA Channel 1 Frame Branch Register */
+#define FBR2           __REG(0x44000028)  /* DMA Channel 2 Frame Branch Register */
+#define FBR3           __REG(0x4400002C)  /* DMA Channel 3 Frame Branch Register */
+#define FBR4           __REG(0x44000030)  /* DMA Channel 4 Frame Branch Register */
+#define FDADR2         __REG(0x44000220)  /* DMA Channel 2 Frame Descriptor Address Register */
+#define FSADR2         __REG(0x44000224)  /* DMA Channel 2 Frame Source Address Register */
+#define FIDR2          __REG(0x44000228)  /* DMA Channel 2 Frame ID Register */
+#define LDCMD2         __REG(0x4400022C)  /* DMA Channel 2 Command Register */
+#define FDADR3         __REG(0x44000230)  /* DMA Channel 3 Frame Descriptor Address Register */
+#define FSADR3         __REG(0x44000234)  /* DMA Channel 3 Frame Source Address Register */
+#define FIDR3          __REG(0x44000238)  /* DMA Channel 3 Frame ID Register */
+#define LDCMD3         __REG(0x4400023C)  /* DMA Channel 3 Command Register */
+#define FDADR4         __REG(0x44000240)  /* DMA Channel 4 Frame Descriptor Address Register */
+#define FSADR4         __REG(0x44000244)  /* DMA Channel 4 Frame Source Address Register */
+#define FIDR4          __REG(0x44000248)  /* DMA Channel 4 Frame ID Register */
+#define LDCMD4         __REG(0x4400024C)  /* DMA Channel 4 Command Register */
+#define FDADR5         __REG(0x44000250)  /* DMA Channel 5 Frame Descriptor Address Register */
+#define FSADR5         __REG(0x44000254)  /* DMA Channel 5 Frame Source Address Register */
+#define FIDR5          __REG(0x44000258)  /* DMA Channel 5 Frame ID Register */
+#define LDCMD5         __REG(0x4400025C)  /* DMA Channel 5 Command Register */
+
+#define OVL1C1         __REG(0x44000050)  /* Overlay 1 Control Register 1 */
+#define OVL1C2         __REG(0x44000060)  /* Overlay 1 Control Register 2 */
+#define OVL2C1         __REG(0x44000070)  /* Overlay 2 Control Register 1 */
+#define OVL2C2         __REG(0x44000080)  /* Overlay 2 Control Register 2 */
+#define CCR            __REG(0x44000090)  /* Cursor Control Register */
+
+#define FBR5           __REG(0x44000110)  /* DMA Channel 5 Frame Branch Register */
+#define FBR6           __REG(0x44000114)  /* DMA Channel 6 Frame Branch Register */
+
+#define LCCR0_LDDALT   (1<<26)         /* LDD Alternate mapping bit when base pixel is RGBT16 */
+#define LCCR0_OUC      (1<<25)         /* Overlay Underlay Control Bit */
+
+#define LCCR5_SOFM1    (1<<0)          /* Start Of Frame Mask for Overlay 1 (channel 1) */
+#define LCCR5_SOFM2    (1<<1)          /* Start Of Frame Mask for Overlay 2 (channel 2) */
+#define LCCR5_SOFM3    (1<<2)          /* Start Of Frame Mask for Overlay 2 (channel 3) */
+#define LCCR5_SOFM4    (1<<3)          /* Start Of Frame Mask for Overlay 2 (channel 4) */
+#define LCCR5_SOFM5    (1<<4)          /* Start Of Frame Mask for cursor (channel 5) */
+#define LCCR5_SOFM6    (1<<5)          /* Start Of Frame Mask for command data (channel 6) */
+
+#define LCCR5_EOFM1    (1<<8)          /* End Of Frame Mask for Overlay 1 (channel 1) */
+#define LCCR5_EOFM2    (1<<9)          /* End Of Frame Mask for Overlay 2 (channel 2) */
+#define LCCR5_EOFM3    (1<<10)         /* End Of Frame Mask for Overlay 2 (channel 3) */
+#define LCCR5_EOFM4    (1<<11)         /* End Of Frame Mask for Overlay 2 (channel 4) */
+#define LCCR5_EOFM5    (1<<12)         /* End Of Frame Mask for cursor (channel 5) */
+#define LCCR5_EOFM6    (1<<13)         /* End Of Frame Mask for command data (channel 6) */
+
+#define LCCR5_BSM1     (1<<16)         /* Branch mask for Overlay 1 (channel 1) */
+#define LCCR5_BSM2     (1<<17)         /* Branch mask for Overlay 2 (channel 2) */
+#define LCCR5_BSM3     (1<<18)         /* Branch mask for Overlay 2 (channel 3) */
+#define LCCR5_BSM4     (1<<19)         /* Branch mask for Overlay 2 (channel 4) */
+#define LCCR5_BSM5     (1<<20)         /* Branch mask for cursor (channel 5) */
+#define LCCR5_BSM6     (1<<21)         /* Branch mask for data command  (channel 6) */
+
+#define LCCR5_IUM1     (1<<24)         /* Input FIFO Underrun Mask for Overlay 1  */
+#define LCCR5_IUM2     (1<<25)         /* Input FIFO Underrun Mask for Overlay 2  */
+#define LCCR5_IUM3     (1<<26)         /* Input FIFO Underrun Mask for Overlay 2  */
+#define LCCR5_IUM4     (1<<27)         /* Input FIFO Underrun Mask for Overlay 2  */
+#define LCCR5_IUM5     (1<<28)         /* Input FIFO Underrun Mask for cursor */
+#define LCCR5_IUM6     (1<<29)         /* Input FIFO Underrun Mask for data command */
+
+#define OVL1C1_O1EN    (1<<31)         /* Enable bit for Overlay 1 */
+#define OVL2C1_O2EN    (1<<31)         /* Enable bit for Overlay 2 */
+#define CCR_CEN                (1<<31)         /* Enable bit for Cursor */
+
+/* Keypad controller */
+
+#define KPC            __REG(0x41500000) /* Keypad Interface Control register */
+#define KPDK           __REG(0x41500008) /* Keypad Interface Direct Key register */
+#define KPREC          __REG(0x41500010) /* Keypad Intefcace Rotary Encoder register */
+#define KPMK           __REG(0x41500018) /* Keypad Intefcace Matrix Key register */
+#define KPAS           __REG(0x41500020) /* Keypad Interface Automatic Scan register */
+#define KPASMKP0       __REG(0x41500028) /* Keypad Interface Automatic Scan Multiple Key Presser register 0 */
+#define KPASMKP1       __REG(0x41500030) /* Keypad Interface Automatic Scan Multiple Key Presser register 1 */
+#define KPASMKP2       __REG(0x41500038) /* Keypad Interface Automatic Scan Multiple Key Presser register 2 */
+#define KPASMKP3       __REG(0x41500040) /* Keypad Interface Automatic Scan Multiple Key Presser register 3 */
+#define KPKDI          __REG(0x41500048) /* Keypad Interface Key Debounce Interval register */
+
+#define KPC_AS         (0x1 << 30)  /* Automatic Scan bit */
+#define KPC_ASACT      (0x1 << 29)  /* Automatic Scan on Activity */
+#define KPC_MI         (0x1 << 22)  /* Matrix interrupt bit */
+#define KPC_IMKP       (0x1 << 21)  /* Ignore Multiple Key Press */
+#define KPC_MS7                (0x1 << 20)  /* Matrix scan line 7 */
+#define KPC_MS6                (0x1 << 19)  /* Matrix scan line 6 */
+#define KPC_MS5                (0x1 << 18)  /* Matrix scan line 5 */
+#define KPC_MS4                (0x1 << 17)  /* Matrix scan line 4 */
+#define KPC_MS3                (0x1 << 16)  /* Matrix scan line 3 */
+#define KPC_MS2                (0x1 << 15)  /* Matrix scan line 2 */
+#define KPC_MS1                (0x1 << 14)  /* Matrix scan line 1 */
+#define KPC_MS0                (0x1 << 13)  /* Matrix scan line 0 */
+#define KPC_ME         (0x1 << 12)  /* Matrix Keypad Enable */
+#define KPC_MIE                (0x1 << 11)  /* Matrix Interrupt Enable */
+#define KPC_DK_DEB_SEL (0x1 <<  9)  /* Direct Key Debounce select */
+#define KPC_DI         (0x1 <<  5)  /* Direct key interrupt bit */
+#define KPC_DEE0       (0x1 <<  2)  /* Rotary Encoder 0 Enable */
+#define KPC_DE         (0x1 <<  1)  /* Direct Keypad Enable */
+#define KPC_DIE                (0x1 <<  0)  /* Direct Keypad interrupt Enable */
+
+#define KPDK_DKP       (0x1 << 31)
+#define KPDK_DK7       (0x1 <<  7)
+#define KPDK_DK6       (0x1 <<  6)
+#define KPDK_DK5       (0x1 <<  5)
+#define KPDK_DK4       (0x1 <<  4)
+#define KPDK_DK3       (0x1 <<  3)
+#define KPDK_DK2       (0x1 <<  2)
+#define KPDK_DK1       (0x1 <<  1)
+#define KPDK_DK0       (0x1 <<  0)
+
+#define KPREC_OF1      (0x1 << 31)
+#define kPREC_UF1      (0x1 << 30)
+#define KPREC_OF0      (0x1 << 15)
+#define KPREC_UF0      (0x1 << 14)
+
+#define KPMK_MKP       (0x1 << 31)
+#define KPAS_SO                (0x1 << 31)
+#define KPASMKPx_SO    (0x1 << 31)
+
+#define GPIO113_BIT       (1 << 17)/* GPIO113 in GPSR, GPCR, bit 17 */
+#define PSLR      __REG(0x40F00034)
+#define PSTR      __REG(0x40F00038)  /* Power Manager Standby Configuration Reg */
+#define PSNR      __REG(0x40F0003C)  /* Power Manager Sense Configuration Reg */
+#define PVCR      __REG(0x40F00040)  /* Power Manager Voltage Change Control Reg */
+#define PKWR      __REG(0x40F00050)  /* Power Manager KB Wake-Up Enable Reg */
+#define PKSR      __REG(0x40F00054)  /* Power Manager KB Level-Detect Status Reg */
+#define OSMR4      __REG(0x40A00080)  /* */
+#define OSCR4      __REG(0x40A00040)  /* OS Timer Counter Register */
+#define OMCR4      __REG(0x40A000C0)  /* */
+
+#endif /* CONFIG_PXA27X */
+
+#endif /* _PXA_REGS_H_ */