]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
arm: zynq: Remove low level UART setting
authorMichal Simek <michal.simek@xilinx.com>
Fri, 6 Dec 2019 08:33:25 +0000 (09:33 +0100)
committerMichal Simek <michal.simek@xilinx.com>
Tue, 14 Jan 2020 08:05:53 +0000 (09:05 +0100)
There is no reason to do serial initializationin low level code. Uart
driver does it already based on DT.

Signed-off-by: Michal Simek <michal.simek@xilinx.com>
18 files changed:
board/opalkelly/zynq/zynq-syzygy-hub/ps7_init_gpl.c
board/topic/zynq/zynq-topic-miami/ps7_init_gpl.c
board/topic/zynq/zynq-topic-miamilite/ps7_init_gpl.c
board/topic/zynq/zynq-topic-miamiplus/ps7_init_gpl.c
board/xilinx/zynq/zynq-cc108/ps7_init_gpl.c
board/xilinx/zynq/zynq-dlc20-rev1.0/ps7_init_gpl.c
board/xilinx/zynq/zynq-microzed/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc702/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc706/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc770-xm010/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc770-xm011-x16/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc770-xm011/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc770-xm012/ps7_init_gpl.c
board/xilinx/zynq/zynq-zc770-xm013/ps7_init_gpl.c
board/xilinx/zynq/zynq-zed/ps7_init_gpl.c
board/xilinx/zynq/zynq-zturn/ps7_init_gpl.c
board/xilinx/zynq/zynq-zybo-z7/ps7_init_gpl.c
board/xilinx/zynq/zynq-zybo/ps7_init_gpl.c

index 500dcce4da5c1db890f662eca4e8d949de349d7e..80f2b83b58992834afe12cb7c033d34d2d4abb9c 100644 (file)
@@ -220,10 +220,6 @@ unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0XF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000B54, 0x00000180U, 0x00000180U),
        EMIT_WRITE(0XF8000004, 0x0000767BU),
-       EMIT_MASKWRITE(0XE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0XE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0XF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0XE000A244, 0x003FFFFFU, 0x00088000U),
index 8be3fb1e35a8a80a69ac43faa7be8ef830caebff..360beaef8ecf9889229264c8f6e7492923f988c9 100644 (file)
@@ -173,14 +173,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0XF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0001004, 0x000003FFU, 0x00000020U),
-       EMIT_MASKWRITE(0XE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0XE000D000, 0x000800FFU, 0x000800C1U),
        EMIT_MASKWRITE(0XF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0XF8F00200, 1),
index afec4038d3e7fbd4b065ecb04d21a9349ddd00b7..ae4666f7d5906f3b75f4f2ba6cbb09ee0805b378 100644 (file)
@@ -173,14 +173,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
-       EMIT_MASKWRITE(0xE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0xE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x000800FFU, 0x000800C1U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
index d90a350d3fe0aefff79144e27976334c8ce07557..717955808de6017e9f7649daae4b8042e13b777f 100644 (file)
@@ -171,14 +171,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0XF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0001004, 0x000003FFU, 0x00000020U),
-       EMIT_MASKWRITE(0XE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0XE000D000, 0x000800FFU, 0x000800C1U),
        EMIT_MASKWRITE(0XF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0XF8F00200, 1),
index 218307f861c17fc48c2cf1451fbd85ee96e51c2f..82f270c2e18e888e6a97006bfd7a928859d5cff6 100644 (file)
@@ -227,10 +227,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0XF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0XE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0XE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0XF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0XF8F00200, 1),
@@ -474,10 +470,6 @@ static unsigned long ps7_peripherals_init_data_2_0[] = {
        EMIT_MASKWRITE(0XF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0XE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0000004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0XE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0XF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0XF8F00200, 1),
@@ -714,10 +706,6 @@ static unsigned long ps7_peripherals_init_data_1_0[] = {
        EMIT_MASKWRITE(0XF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0XE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0XE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0XE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0XE0000004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0XE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0XF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0XF8F00200, 1),
index 5366956e5bfdb59cbca5f1fb2f011b59ff36f21c..75095ee3d4c7e53a6689dce40662af2dc6645a8d 100644 (file)
@@ -219,10 +219,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_WRITE(0xF8000004, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
index 39afd82195c2d4c1ca75019829054ee6ab4aebce..337af2d9649fbf2cc156624689cf9278303de187 100644 (file)
@@ -3627,64 +3627,6 @@ unsigned long ps7_peripherals_init_data_3_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -7894,70 +7836,6 @@ unsigned long ps7_peripherals_init_data_2_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -12094,70 +11972,6 @@ unsigned long ps7_peripherals_init_data_1_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
index 88ff7947f20e211e3632ee689f7de055169a8c6c..248c72861c8e730fbd4f063c2aff811e9a6a65f0 100644 (file)
@@ -3666,64 +3666,6 @@ unsigned long ps7_peripherals_init_data_3_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -8046,70 +7988,6 @@ unsigned long ps7_peripherals_init_data_2_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -12359,70 +12237,6 @@ unsigned long ps7_peripherals_init_data_1_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
index e9e4e4d077b70889dd8d40f84e4e44a6d6081f6c..c84ee6b1f214b7d609ae38ee65439d1cb42d2752 100644 (file)
@@ -3635,64 +3635,6 @@ unsigned long ps7_peripherals_init_data_3_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -7984,70 +7926,6 @@ unsigned long ps7_peripherals_init_data_2_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -12266,70 +12144,6 @@ unsigned long ps7_peripherals_init_data_1_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
index 95cc25a03ed9abefb6a7483110aa8a64a70dbdec..b4663818ddb925c90265954602beafc06d310382 100644 (file)
@@ -221,10 +221,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
@@ -461,10 +457,6 @@ static unsigned long ps7_peripherals_init_data_2_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
@@ -699,10 +691,6 @@ static unsigned long ps7_peripherals_init_data_1_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
index 209f5ed7aa2fd52bbdd6c1cf87111b4a628a85e5..254a512ccb6d1634ea30fd81c0bb892fb80c643a 100644 (file)
@@ -212,10 +212,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00245A55U),
@@ -446,10 +442,6 @@ static unsigned long ps7_peripherals_init_data_2_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00245A55U),
@@ -678,10 +670,6 @@ static unsigned long ps7_peripherals_init_data_1_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00245A55U),
index 31c497b3e699e11323113cdbc1fab54770fd225b..f4362b943b02d6bd85ed7695f6d109d2537241b6 100644 (file)
@@ -210,10 +210,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00245A55U),
@@ -442,10 +438,6 @@ static unsigned long ps7_peripherals_init_data_2_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00245A55U),
@@ -672,10 +664,6 @@ static unsigned long ps7_peripherals_init_data_1_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00245A55U),
index e966304e4a4df71e22fbc90ee1a1f48c6730a0a2..621de09cc656953c656cc46e26d7b569c0153a5d 100644 (file)
@@ -221,10 +221,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
        EMIT_MASKWRITE(0xE000E018, 0x00001000U, 0x00001000U),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00049BAAU),
@@ -467,10 +463,6 @@ static unsigned long ps7_peripherals_init_data_2_0[] = {
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
        EMIT_MASKWRITE(0xE000E018, 0x00001000U, 0x00001000U),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00049BAAU),
@@ -711,10 +703,6 @@ static unsigned long ps7_peripherals_init_data_1_0[] = {
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
        EMIT_MASKWRITE(0xE000E018, 0x00001000U, 0x00001000U),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000E014, 0x00FFFFFFU, 0x00049BAAU),
index 5770c4d5d34c97c40849dcfa431cb5b311ac3c28..eefd46d932c82f26ed52fa6131d57a2ff758ac27 100644 (file)
@@ -210,10 +210,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0000018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
@@ -439,10 +435,6 @@ static unsigned long ps7_peripherals_init_data_2_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0000018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0000004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
@@ -666,10 +658,6 @@ static unsigned long ps7_peripherals_init_data_1_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000004, 0x0000FFFFU, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0000018, 0x0000FFFFU, 0x0000003EU),
-       EMIT_MASKWRITE(0xE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0000004, 0x00000FFFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKDELAY(0xF8F00200, 1),
index df7d3535ddb73cd110c9a7e6c7bda9388843572a..7a15ea572969d90d85ca1901d44e7b0e176c1f22 100644 (file)
@@ -3627,64 +3627,6 @@ unsigned long ps7_peripherals_init_data_3_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -7860,70 +7802,6 @@ unsigned long ps7_peripherals_init_data_2_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
@@ -12026,70 +11904,6 @@ unsigned long ps7_peripherals_init_data_1_0[] = {
     // .. FINISH: LOCK IT BACK
     // .. START: SRAM/NOR SET OPMODE
     // .. FINISH: SRAM/NOR SET OPMODE
-    // .. START: UART REGISTERS
-    // .. BDIV = 0x6
-    // .. ==> 0XE0001034[7:0] = 0x00000006U
-    // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
-    // ..
-    EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
-    // .. CD = 0x3e
-    // .. ==> 0XE0001018[15:0] = 0x0000003EU
-    // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
-    // ..
-    EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
-    // .. STPBRK = 0x0
-    // .. ==> 0XE0001000[8:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
-    // .. STTBRK = 0x0
-    // .. ==> 0XE0001000[7:7] = 0x00000000U
-    // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
-    // .. RSTTO = 0x0
-    // .. ==> 0XE0001000[6:6] = 0x00000000U
-    // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
-    // .. TXDIS = 0x0
-    // .. ==> 0XE0001000[5:5] = 0x00000000U
-    // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
-    // .. TXEN = 0x1
-    // .. ==> 0XE0001000[4:4] = 0x00000001U
-    // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
-    // .. RXDIS = 0x0
-    // .. ==> 0XE0001000[3:3] = 0x00000000U
-    // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
-    // .. RXEN = 0x1
-    // .. ==> 0XE0001000[2:2] = 0x00000001U
-    // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
-    // .. TXRES = 0x1
-    // .. ==> 0XE0001000[1:1] = 0x00000001U
-    // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
-    // .. RXRES = 0x1
-    // .. ==> 0XE0001000[0:0] = 0x00000001U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
-    // ..
-    EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
-    // .. IRMODE = 0x0
-    // .. ==> 0XE0001004[11:11] = 0x00000000U
-    // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
-    // .. UCLKEN = 0x0
-    // .. ==> 0XE0001004[10:10] = 0x00000000U
-    // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
-    // .. CHMODE = 0x0
-    // .. ==> 0XE0001004[9:8] = 0x00000000U
-    // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
-    // .. NBSTOP = 0x0
-    // .. ==> 0XE0001004[7:6] = 0x00000000U
-    // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
-    // .. PAR = 0x4
-    // .. ==> 0XE0001004[5:3] = 0x00000004U
-    // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
-    // .. CHRL = 0x0
-    // .. ==> 0XE0001004[2:1] = 0x00000000U
-    // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
-    // .. CLKS = 0x0
-    // .. ==> 0XE0001004[0:0] = 0x00000000U
-    // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
-    // ..
-    EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
-    // .. FINISH: UART REGISTERS
     // .. START: QSPI REGISTERS
     // .. Holdb_dr = 1
     // .. ==> 0XE000D000[19:19] = 0x00000001U
index d4f0ee796f72828dfbcd2c73242e170338f5b79b..5d573868cb1a67d7348e231f40f5c62b405519d1 100644 (file)
@@ -222,14 +222,6 @@ static unsigned long ps7_peripherals_init_data[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_WRITE(0xF8000004, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
-       EMIT_MASKWRITE(0xE0000034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0000018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0xE0000000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0000004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000A244, 0x003FFFFFU, 0x00080000U),
index f1b935778047830219430fae93b7d0208f6b0dd7..7c6bc9fa3f4244b093b19a3563adf6accbd4fa91 100644 (file)
@@ -235,10 +235,6 @@ static unsigned long ps7_peripherals_init_data_3_0[] = {
        EMIT_MASKWRITE(0xF8000B50, 0x00000180U, 0x00000180U),
        EMIT_MASKWRITE(0xF8000B54, 0x00000180U, 0x00000180U),
        EMIT_WRITE(0xF8000004, 0x0000767BU),
-       EMIT_MASKWRITE(0xE0001034, 0x000000FFU, 0x00000006U),
-       EMIT_MASKWRITE(0xE0001018, 0x0000FFFFU, 0x0000007CU),
-       EMIT_MASKWRITE(0xE0001000, 0x000001FFU, 0x00000017U),
-       EMIT_MASKWRITE(0xE0001004, 0x000003FFU, 0x00000020U),
        EMIT_MASKWRITE(0xE000D000, 0x00080000U, 0x00080000U),
        EMIT_MASKWRITE(0xF8007000, 0x20000000U, 0x00000000U),
        EMIT_MASKWRITE(0xE000A244, 0x003FFFFFU, 0x00004000U),
index c41283704caaba7fa0f5f3e6a24eb1911026a4d7..fda6d18dd92ce6ccf02ed3e119883e84ad5d3656 100644 (file)
@@ -3647,64 +3647,6 @@ unsigned long ps7_peripherals_init_data_3_0[] = {
        /* .. FINISH: LOCK IT BACK */
        /* .. START: SRAM/NOR SET OPMODE */
        /* .. FINISH: SRAM/NOR SET OPMODE */
-       /* .. START: UART REGISTERS */
-       /* .. BDIV = 0x6 */
-       /* .. ==> 0XE0001034[7:0] = 0x00000006U */
-       /* ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       /* .. CD = 0x7c */
-       /* .. ==> 0XE0001018[15:0] = 0x0000007CU */
-       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000007CU */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
-       /* .. STPBRK = 0x0 */
-       /* .. ==> 0XE0001000[8:8] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
-       /* .. STTBRK = 0x0 */
-       /* .. ==> 0XE0001000[7:7] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000080U    VAL : 0x00000000U */
-       /* .. RSTTO = 0x0 */
-       /* .. ==> 0XE0001000[6:6] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000040U    VAL : 0x00000000U */
-       /* .. TXDIS = 0x0 */
-       /* .. ==> 0XE0001000[5:5] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000020U    VAL : 0x00000000U */
-       /* .. TXEN = 0x1 */
-       /* .. ==> 0XE0001000[4:4] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000010U    VAL : 0x00000010U */
-       /* .. RXDIS = 0x0 */
-       /* .. ==> 0XE0001000[3:3] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000008U    VAL : 0x00000000U */
-       /* .. RXEN = 0x1 */
-       /* .. ==> 0XE0001000[2:2] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000004U */
-       /* .. TXRES = 0x1 */
-       /* .. ==> 0XE0001000[1:1] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000002U */
-       /* .. RXRES = 0x1 */
-       /* .. ==> 0XE0001000[0:0] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001000, 0x000001FFU, 0x00000017U),
-       /* .. CHMODE = 0x0 */
-       /* .. ==> 0XE0001004[9:8] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000300U    VAL : 0x00000000U */
-       /* .. NBSTOP = 0x0 */
-       /* .. ==> 0XE0001004[7:6] = 0x00000000U */
-       /* ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U */
-       /* .. PAR = 0x4 */
-       /* .. ==> 0XE0001004[5:3] = 0x00000004U */
-       /* ..     ==> MASK : 0x00000038U    VAL : 0x00000020U */
-       /* .. CHRL = 0x0 */
-       /* .. ==> 0XE0001004[2:1] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000006U    VAL : 0x00000000U */
-       /* .. CLKS = 0x0 */
-       /* .. ==> 0XE0001004[0:0] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001004, 0x000003FFU, 0x00000020U),
-       /* .. FINISH: UART REGISTERS */
        /* .. START: QSPI REGISTERS */
        /* .. Holdb_dr = 1 */
        /* .. ==> 0XE000D000[19:19] = 0x00000001U */
@@ -7944,70 +7886,6 @@ unsigned long ps7_peripherals_init_data_2_0[] = {
        /* .. FINISH: LOCK IT BACK */
        /* .. START: SRAM/NOR SET OPMODE */
        /* .. FINISH: SRAM/NOR SET OPMODE */
-       /* .. START: UART REGISTERS */
-       /* .. BDIV = 0x6 */
-       /* .. ==> 0XE0001034[7:0] = 0x00000006U */
-       /* ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       /* .. CD = 0x7c */
-       /* .. ==> 0XE0001018[15:0] = 0x0000007CU */
-       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000007CU */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
-       /* .. STPBRK = 0x0 */
-       /* .. ==> 0XE0001000[8:8] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
-       /* .. STTBRK = 0x0 */
-       /* .. ==> 0XE0001000[7:7] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000080U    VAL : 0x00000000U */
-       /* .. RSTTO = 0x0 */
-       /* .. ==> 0XE0001000[6:6] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000040U    VAL : 0x00000000U */
-       /* .. TXDIS = 0x0 */
-       /* .. ==> 0XE0001000[5:5] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000020U    VAL : 0x00000000U */
-       /* .. TXEN = 0x1 */
-       /* .. ==> 0XE0001000[4:4] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000010U    VAL : 0x00000010U */
-       /* .. RXDIS = 0x0 */
-       /* .. ==> 0XE0001000[3:3] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000008U    VAL : 0x00000000U */
-       /* .. RXEN = 0x1 */
-       /* .. ==> 0XE0001000[2:2] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000004U */
-       /* .. TXRES = 0x1 */
-       /* .. ==> 0XE0001000[1:1] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000002U */
-       /* .. RXRES = 0x1 */
-       /* .. ==> 0XE0001000[0:0] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001000, 0x000001FFU, 0x00000017U),
-       /* .. IRMODE = 0x0 */
-       /* .. ==> 0XE0001004[11:11] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000800U    VAL : 0x00000000U */
-       /* .. UCLKEN = 0x0 */
-       /* .. ==> 0XE0001004[10:10] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000400U    VAL : 0x00000000U */
-       /* .. CHMODE = 0x0 */
-       /* .. ==> 0XE0001004[9:8] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000300U    VAL : 0x00000000U */
-       /* .. NBSTOP = 0x0 */
-       /* .. ==> 0XE0001004[7:6] = 0x00000000U */
-       /* ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U */
-       /* .. PAR = 0x4 */
-       /* .. ==> 0XE0001004[5:3] = 0x00000004U */
-       /* ..     ==> MASK : 0x00000038U    VAL : 0x00000020U */
-       /* .. CHRL = 0x0 */
-       /* .. ==> 0XE0001004[2:1] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000006U    VAL : 0x00000000U */
-       /* .. CLKS = 0x0 */
-       /* .. ==> 0XE0001004[0:0] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001004, 0x00000FFFU, 0x00000020U),
-       /* .. FINISH: UART REGISTERS */
        /* .. START: QSPI REGISTERS */
        /* .. Holdb_dr = 1 */
        /* .. ==> 0XE000D000[19:19] = 0x00000001U */
@@ -12172,70 +12050,6 @@ unsigned long ps7_peripherals_init_data_1_0[] = {
        /* .. FINISH: LOCK IT BACK */
        /* .. START: SRAM/NOR SET OPMODE */
        /* .. FINISH: SRAM/NOR SET OPMODE */
-       /* .. START: UART REGISTERS */
-       /* .. BDIV = 0x6 */
-       /* .. ==> 0XE0001034[7:0] = 0x00000006U */
-       /* ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       /* .. CD = 0x7c */
-       /* .. ==> 0XE0001018[15:0] = 0x0000007CU */
-       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000007CU */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
-       /* .. STPBRK = 0x0 */
-       /* .. ==> 0XE0001000[8:8] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
-       /* .. STTBRK = 0x0 */
-       /* .. ==> 0XE0001000[7:7] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000080U    VAL : 0x00000000U */
-       /* .. RSTTO = 0x0 */
-       /* .. ==> 0XE0001000[6:6] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000040U    VAL : 0x00000000U */
-       /* .. TXDIS = 0x0 */
-       /* .. ==> 0XE0001000[5:5] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000020U    VAL : 0x00000000U */
-       /* .. TXEN = 0x1 */
-       /* .. ==> 0XE0001000[4:4] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000010U    VAL : 0x00000010U */
-       /* .. RXDIS = 0x0 */
-       /* .. ==> 0XE0001000[3:3] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000008U    VAL : 0x00000000U */
-       /* .. RXEN = 0x1 */
-       /* .. ==> 0XE0001000[2:2] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000004U */
-       /* .. TXRES = 0x1 */
-       /* .. ==> 0XE0001000[1:1] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000002U */
-       /* .. RXRES = 0x1 */
-       /* .. ==> 0XE0001000[0:0] = 0x00000001U */
-       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001000, 0x000001FFU, 0x00000017U),
-       /* .. IRMODE = 0x0 */
-       /* .. ==> 0XE0001004[11:11] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000800U    VAL : 0x00000000U */
-       /* .. UCLKEN = 0x0 */
-       /* .. ==> 0XE0001004[10:10] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000400U    VAL : 0x00000000U */
-       /* .. CHMODE = 0x0 */
-       /* .. ==> 0XE0001004[9:8] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000300U    VAL : 0x00000000U */
-       /* .. NBSTOP = 0x0 */
-       /* .. ==> 0XE0001004[7:6] = 0x00000000U */
-       /* ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U */
-       /* .. PAR = 0x4 */
-       /* .. ==> 0XE0001004[5:3] = 0x00000004U */
-       /* ..     ==> MASK : 0x00000038U    VAL : 0x00000020U */
-       /* .. CHRL = 0x0 */
-       /* .. ==> 0XE0001004[2:1] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000006U    VAL : 0x00000000U */
-       /* .. CLKS = 0x0 */
-       /* .. ==> 0XE0001004[0:0] = 0x00000000U */
-       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
-       /* .. */
-       EMIT_MASKWRITE(0XE0001004, 0x00000FFFU, 0x00000020U),
-       /* .. FINISH: UART REGISTERS */
        /* .. START: QSPI REGISTERS */
        /* .. Holdb_dr = 1 */
        /* .. ==> 0XE000D000[19:19] = 0x00000001U */