]> git.dujemihanovic.xyz Git - u-boot.git/commitdiff
powerpc/85xx: Add ULPI and UTMI USB Phy support for P1010/P1014
authorRamneek Mehresh <ramneek.mehresh@freescale.com>
Wed, 23 Mar 2011 09:50:43 +0000 (15:20 +0530)
committerKumar Gala <galak@kernel.crashing.org>
Fri, 30 Sep 2011 00:01:03 +0000 (19:01 -0500)
Add UTMI and ULPI PHY support for USB controller on qoriq series of
processors with internal UTMI PHY implemented, for example P1010/P1014
 - Use both getenv() and hwconfig to get USB phy type till getenv()
   is depricated
 - Introduce CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY to specify if soc
   has internal UTMI phy

Signed-off-by: Ramneek Mehresh <ramneek.mehresh@freescale.com>
Acked-by: Remy Bohmer <linux@bohmer.net>
Signed-off-by: Kumar Gala <galak@kernel.crashing.org>
arch/powerpc/include/asm/config_mpc85xx.h
drivers/usb/host/ehci-fsl.c

index 04ca989b0e7a977344cd571a55960eebbc29d7dc..d9d04e7e41e338787717186784eb236344e61304 100644 (file)
@@ -97,6 +97,7 @@
 #define CONFIG_NUM_DDR_CONTROLLERS     1
 #define CONFIG_SYS_CCSRBAR_DEFAULT     0xff700000
 #define CONFIG_SYS_FSL_PCIE_COMPAT     "fsl,qoriq-pcie-v2.2"
+#define CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
 
 /* P1011 is single core version of P1020 */
 #elif defined(CONFIG_P1011)
 #define CONFIG_SYS_FSL_ERRATUM_ESDHC111
 #define CONFIG_NUM_DDR_CONTROLLERS     1
 #define CONFIG_SYS_CCSRBAR_DEFAULT     0xff700000
+#define CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
 
 /* P1015 is single core version of P1024 */
 #elif defined(CONFIG_P1015)
index 6e0043a50250e24df5763fa433f9740b4174ff71..5a65d92719a9f083fcc2195b276a9403d9f868dd 100644 (file)
@@ -1,5 +1,5 @@
 /*
- * (C) Copyright 2009 Freescale Semiconductor, Inc.
+ * (C) Copyright 2009, 2011 Freescale Semiconductor, Inc.
  *
  * (C) Copyright 2008, Excito Elektronik i Sk=E5ne AB
  *
@@ -26,6 +26,7 @@
 #include <usb.h>
 #include <asm/io.h>
 #include <usb/ehci-fsl.h>
+#include <hwconfig.h>
 
 #include "ehci.h"
 #include "ehci-core.h"
 int ehci_hcd_init(void)
 {
        struct usb_ehci *ehci;
+       char usb_phy[5];
+       const char *phy_type = NULL;
+       size_t len;
+
+       usb_phy[0] = '\0';
 
        ehci = (struct usb_ehci *)CONFIG_SYS_FSL_USB_ADDR;
        hccr = (struct ehci_hccr *)((uint32_t)&ehci->caplength);
@@ -52,10 +58,37 @@ int ehci_hcd_init(void)
        out_be32(&ehci->snoop2, 0x80000000 | SNOOP_SIZE_2GB);
 
        /* Init phy */
-       if (!strcmp(getenv("usb_phy_type"), "utmi"))
-               out_le32(&(hcor->or_portsc[0]), PORT_PTS_UTMI);
+       if (hwconfig_sub("usb1", "phy_type"))
+               phy_type = hwconfig_subarg("usb1", "phy_type", &len);
        else
+               phy_type = getenv("usb_phy_type");
+
+       if (!phy_type) {
+#ifdef CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
+               /* if none specified assume internal UTMI */
+               strcpy(usb_phy, "utmi");
+               phy_type = usb_phy;
+#else
+               printf("WARNING: USB phy type not defined !!\n");
+               return -1;
+#endif
+       }
+
+       if (!strcmp(phy_type, "utmi")) {
+#if defined(CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY)
+               setbits_be32(&ehci->control, PHY_CLK_SEL_UTMI);
+               setbits_be32(&ehci->control, UTMI_PHY_EN);
+               udelay(1000); /* delay required for PHY Clk to appear */
+#endif
+               out_le32(&(hcor->or_portsc[0]), PORT_PTS_UTMI);
+       } else {
+#if defined(CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY)
+               clrbits_be32(&ehci->control, UTMI_PHY_EN);
+               setbits_be32(&ehci->control, PHY_CLK_SEL_ULPI);
+               udelay(1000); /* delay required for PHY Clk to appear */
+#endif
                out_le32(&(hcor->or_portsc[0]), PORT_PTS_ULPI);
+       }
 
        /* Enable interface. */
        setbits_be32(&ehci->control, USB_EN);